Книги з теми "Power hardware in loop"

Щоб переглянути інші типи публікацій з цієї теми, перейдіть за посиланням: Power hardware in loop.

Оформте джерело за APA, MLA, Chicago, Harvard та іншими стилями

Оберіть тип джерела:

Ознайомтеся з топ-50 книг для дослідження на тему "Power hardware in loop".

Біля кожної праці в переліку літератури доступна кнопка «Додати до бібліографії». Скористайтеся нею – і ми автоматично оформимо бібліографічне посилання на обрану працю в потрібному вам стилі цитування: APA, MLA, «Гарвард», «Чикаго», «Ванкувер» тощо.

Також ви можете завантажити повний текст наукової публікації у форматі «.pdf» та прочитати онлайн анотацію до роботи, якщо відповідні параметри наявні в метаданих.

Переглядайте книги для різних дисциплін та оформлюйте правильно вашу бібліографію.

1

Hardware-in-the-Loop simulation: A scalable, component-based, time-triggered hardware-in-the-loop simulation framework. Saarbrücken: VDM Verl. Dr. Müller, 2008.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
2

D, Sable, and Goddard Space Flight Center, eds. Space platform power system hardware testbed: Final report. Greenbelt, MD: NASA Goddard Space Flight Center, 1991.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
3

Stepp, Ronald K. Electronic combat hardware-in-the-loop testing in an open air environment. Monterey, Calif: Naval Postgraduate School, 1994.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
4

hler, Christian Ko. Enhancing embedded systems simulation: A Chip-Hardware-in-the-loop simulation framework. Wiesbaden: Vieweg + Teubner, 2011.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
5

Tripathi, Saurabh Mani, and Francisco M. Gonzalez-Longatt, eds. Real-Time Simulation and Hardware-in-the-Loop Testing Using Typhoon HIL. Singapore: Springer Nature Singapore, 2023. http://dx.doi.org/10.1007/978-981-99-0224-8.

Повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
6

The power of assertions in SystemVerilog. New York: Springer, 2010.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
7

Karimi-Ghartemani, Masoud. Enhanced Phase-Locked Loop Structures for Power and Energy Applications. Hoboken, NJ: John Wiley & Sons, Inc, 2014. http://dx.doi.org/10.1002/9781118795187.

Повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
8

Karimi-Ghartemani, Masoud. Enhanced phase-locked loop structures for power and energy applications. Hoboken, New Jersey: IEEE Press/Wiley, 2014.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
9

Singh, Gaurav, and Sandeep K. Shukla. Low Power Hardware Synthesis from Concurrent Action-Oriented Specifications. New York, NY: Springer New York, 2010. http://dx.doi.org/10.1007/978-1-4419-6481-6.

Повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
10

Shafique, Muhammad, and Jörg Henkel. Hardware/Software Architectures for Low-Power Embedded Multimedia Systems. New York, NY: Springer New York, 2011. http://dx.doi.org/10.1007/978-1-4419-9692-3.

Повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
11

Singh, Gaurav. Low power hardware synthesis from concurrent action-oriented specifications. New York: Springer, 2010.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
12

Shafique, Muhammad. Hardware/Software Architectures for Low-Power Embedded Multimedia Systems. New York, NY: Springer Science+Business Media, LLC, 2011.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
13

Machin, James R. An analysis of the Longbow HELLFIRE hardware in the loop lot acceptance plan. Monterey, Calif: Naval Postgraduate School, 1994.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
14

Lee, Murrer Robert, and Society of Photo-optical Instrumentation Engineers., eds. Technologies for synthetic environments: Hardware-in-the-loop testing : 9-11 April 1996, Orlando, Florida. Bellingham, Wash: SPIE, 1996.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
15

Badorf, Michael G. Power electronic building block network simulation testbed stability criteria and hardware validation studies. Monterey, Calif: Naval Postgraduate School, 1997.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
16

Murrer, Robert Lee. Technologies for synthetic environments: Hardware-in-the-loop testing XII : 10 April 2007, Orlando, Florida, USA. Bellingham, Wash: SPIE, 2007.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
17

Lee, Murrer Robert, and Society of Photo-optical Instrumentation Engineers., eds. Technologies for synthetic environments: Hardware-in-the-loop testing III : 13-15 April 1998, Orlando, Florida. Bellingham, Wash., USA: SPIE, 1998.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
18

Lee, Murrer Robert, and Society of Photo-optical Instrumentation Engineers., eds. Technologies for synthetic environments: Hardware-in-the-loop testing II : 21-23 April 1997, Orlando, Florida. Bellingham, Wash., USA: SPIE, 1997.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
19

Lee, Murrer Robert, and Society of Photo-optical Instrumentation Engineers., eds. Technologies for synthetic environments: Hardware-in-the-loop testing IV : 5-7 April 1999, Orlando, Florida. Bellingham, Wash., USA: SPIE, 1999.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
20

Murrer, Robert Lee. Technologies for synthetic environments: Hardware-in-the-loop testing XII : 10 April 2007, Orlando, Florida, USA. Edited by Society of Photo-optical Instrumentation Engineers. Bellingham, Wash: SPIE, 2007.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
21

Calif.) Technologies for Synthetic Evironments: Hardware-in-the-Loop (Conference) (18th 2013 Burlingame. Technologies for Synthetic Evironments: Hardware-in-the-Loop XVIII: 2 May 2013, Baltimore, Maryland, United States. Edited by Buford James A. Jr, Murrer Robert Lee Jr, Ballard Gary H, and SPIE (Society). Bellingham, Washington, USA: SPIE, 2013.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
22

Osakeyhtio, Imatran Voima, and U.S. Nuclear Regulatory Commission. Office of Nuclear Regulatory Research., eds. Assessment study of RELAP5/MOD2 against IVO loop seal tests. Washington, DC: U.S. Nuclear Regulatory Commission, 1992.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
23

Hillberg, Seppo. Full scale loop seal experiments with TRACE V5 Patch 1. Washington, DC: U.S. Nuclear Regulatory Commission, 2011.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
24

Osakeyhtiö, Imatran Voima, and U.S. Nuclear Regulatory Commission. Office of Nuclear Regulatory Research, eds. Assessment study of RELAP5/MOD2 against IVO loop seal tests. Washington, DC: U.S. Nuclear Regulatory Commission, 1992.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
25

Buford, James A., and Robert Lee Murrer. Technologies for synthetic environments: Hardware-in-the-loop testing XIV : 13 April 2009, Orlando, Florida, United States. Bellingham, Wash: SPIE, 2009.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
26

Buford, James A. Technologies for synthetic environments: Hardware-in-the-loop, XVII : 25-26 April 2012, Baltimore, Maryland, United States. Bellingham, Washington: SPIE, 2012.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
27

(Society), SPIE, ed. Technologies for synthetic environments: Hardware-in-the-loop XVI : 27-28 April 2011, Orlando, Florida, United States. Bellingham, Wash: SPIE, 2011.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
28

Lee, Murrer Robert, and Society of Photo-optical Instrumentation Engineers., eds. Technologies for synthetic environments: Hardware-in-the-loop testing V : 24-26 April, 2000, Orlando, [Florida] USA. Bellingham, Wash: SPIE, 2000.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
29

Lee, Murrer Robert, and Society of Photo-optical Instrumentation Engineers., eds. Technologies for synthetic environments: Hardware-in-the-loop testing VI : 16-18 April, 2001, Orlando, [Florida] USA. Bellingham, Washington: SPIE, 2001.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
30

Lee, Murrer Robert, and Society of Photo-optical Instrumentation Engineers., eds. Technologies for synthetic environments: Hardware-in-the-loop testing IX : 13-14 April, 2004, Orlando, Florida, USA. Bellingham, Wash: SPIE, 2004.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
31

Murrer, Robert Lee. Technologies for synthetic environments: Hardware-in-the-loop testing XIII : 17-18 March 2008, Orlando, Florida, USA. Edited by Society of Photo-optical Instrumentation Engineers. Bellingham, Wash: SPIE, 2008.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
32

Murrer, Robert Lee, and Scott B. Mobley. Technologies for synthetic environments: Hardware-in-the-loop XVI : 27-28 April 2011, Orlando, Florida, United States. Edited by SPIE (Society). Bellingham, Wash: SPIE, 2011.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
33

Lee, Murrer Robert, and Society of Photo-optical Instrumentation Engineers., eds. Technologies for synthetic environments: Hardware-in-the-loop testing VII : 1-2 April, 2002, Orlando, [Florida] USA. Bellingham, Wash: SPIE, 2002.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
34

Lee, Murrer Robert, Society of Photo-optical Instrumentation Engineers., and Ball Aerospace & Technologies Corporation (USA), eds. Technologies for synthetic environments: Hardware-in-the-loop testing X : 29-30 March, 2005, Orlando, Florida, USA. Bellingham, Wash: SPIE, 2005.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
35

Buford, James A., and Robert Lee Murrer. Technologies for synthetic environments: Hardware-in-the-loop testing XV : 7-8 April 2010, Orlando, Florida, United States. Edited by SPIE (Society). Bellingham, Wash: SPIE, 2010.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
36

Holman, Garry S. Application of reliability techniques to prioritize BWR recirculation loop welds for in-service inspection. Washington, DC: Division of Engineering, Office of Nuclear Regulatory Research, U.S. Nuclear Regulatory Commission, 1989.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
37

M, Haraburda Francis, and United States. National Aeronautics and Space Administration., eds. Space Station Freedom electrical power system hardware commonality with the United States Polar Platform. [Washington, DC]: National Aeronautics and Space Administration, 1989.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
38

service), SpringerLink (Online, ed. Designing embedded processors: A low power perspective. Dordrecht: Springer, 2007.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
39

L, Auflick J., Haney L. N, U.S. Nuclear Regulatory Commission. Division of Safety Issue Resolution., Idaho National Engineering Laboratory, and EG & G Idaho., eds. Assessment of ISLOCA risk-methodology and application to a Westinghouse four-loop ice condenser plant. Washington, DC: Division of Safety Issue Resolution, Office of Nuclear Regulatory Research, U.S. Nuclear Regulatory Commission, 1992.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
40

Nora, O'Neill-Rood, and Dryden Flight Research Facility, eds. The Aerospace Energy Systems Laboratory: Hardware and software implementation. Edwards, Calif: National Aeronautics and Space Administration, Ames Research Center, Dryden Flight Research Facility, 1989.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
41

1949-, Bradley David J., ed. Exploring the IBM PC Power Series: The instant insider's guide to IBM's revolutionary new personal computers. Gulf Breeze, FL: Maximum Press, 1996.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
42

Frankel, Justin. MP3 Power: With Winamp. Cincinnati: Muska & Lipman Publishing, 1999.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
43

Tuijl, Ed A. J. M. van., ed. Power trade-offs and low-power in analog CMOS ICs. Boston: Kluwer Academic Publishers, 2002.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
44

Cramond, Wallis R. Shutdown decay heat removal analysis of a combustion engineering 2-loop pressurized water reactor: Case study. Washington, DC: Division of Reactor and Plant Systems, Office of Nuclear Regulatory Research, U.S. Nuclear Regulatory Commission, 1987.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
45

Young, Cynthia Y. Power PC Hardware Guide. Pearson Education, Limited, 2000.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
46

Preve, Francis. Power Tools: Software for Loop Music. Backbeat Books, 2004.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
47

Joshi, Adit. Automotive Applications of Hardware-in-the-Loop (HIL) Simulation. SAE International, 2019. http://dx.doi.org/10.4271/9781468600070.

Повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
48

Automotive Applications of Hardware-In-the-Loop (HIL) Simulation. SAE International, 2019.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
49

NPSAT1 Attitude Control Subsystem Hardware-in-the-Loop Simulation. Storming Media, 2003.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
50

Joshi, Adit. Automotive Applications of Hardware-In-the-Loop (HIL) Simulation. SAE International, 2019.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
Ми пропонуємо знижки на всі преміум-плани для авторів, чиї праці увійшли до тематичних добірок літератури. Зв'яжіться з нами, щоб отримати унікальний промокод!

До бібліографії