Книги з теми "Multi-Processor System-on-Chip"

Щоб переглянути інші типи публікацій з цієї теми, перейдіть за посиланням: Multi-Processor System-on-Chip.

Оформте джерело за APA, MLA, Chicago, Harvard та іншими стилями

Оберіть тип джерела:

Ознайомтеся з топ-23 книг для дослідження на тему "Multi-Processor System-on-Chip".

Біля кожної праці в переліку літератури доступна кнопка «Додати до бібліографії». Скористайтеся нею – і ми автоматично оформимо бібліографічне посилання на обрану працю в потрібному вам стилі цитування: APA, MLA, «Гарвард», «Чикаго», «Ванкувер» тощо.

Також ви можете завантажити повний текст наукової публікації у форматі «.pdf» та прочитати онлайн анотацію до роботи, якщо відповідні параметри наявні в метаданих.

Переглядайте книги для різних дисциплін та оформлюйте правильно вашу бібліографію.

1

Wieferink, Andreas. Retargetable Processor System Integration into Multi-Processor System-on-Chip Platforms. Dordrecht: Springer Science+Business Media B.V., 2008.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
2

Wang, Zheng, and Anupam Chattopadhyay. High-level Estimation and Exploration of Reliability for Multi-Processor System-on-Chip. Singapore: Springer Singapore, 2018. http://dx.doi.org/10.1007/978-981-10-1073-6.

Повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
3

Rousseau, Frédéric, and Liliana Andrade. Multi-Processor System-On-Chip 1: Architectures. Wiley & Sons, Incorporated, John, 2021.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
4

Rousseau, Frédéric, and Liliana Andrade. Multi-Processor System-On-Chip 1: Architectures. Wiley & Sons, Incorporated, John, 2021.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
5

Rousseau, Frédéric, and Liliana Andrade. Multi-Processor System-On-Chip 2: Applications. Wiley & Sons, Incorporated, John, 2021.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
6

Rousseau, Frédéric, and Liliana Andrade. Multi-Processor System-On-Chip 2: Applications. Wiley & Sons, Incorporated, John, 2021.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
7

Rousseau, Frédéric, and Liliana Andrade. Multi-Processor System-On-Chip 1: Architectures. Wiley & Sons, Incorporated, John, 2021.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
8

Rousseau, Frédéric, and Liliana Andrade. Multi-Processor System-On-Chip 2: Applications. Wiley & Sons, Incorporated, John, 2021.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
9

Rousseau, Frédéric, and Liliana Andrade. Multi-Processor System-On-Chip 2: Applications. Wiley & Sons, Incorporated, John, 2021.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
10

Rousseau, Frédéric, and Liliana Andrade. Multi-Processor System-On-Chip 1: Architectures. Wiley & Sons, Incorporated, John, 2021.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
11

Retargetable Processor System Integration into Multi-Processor System-on-Chip Platforms. Dordrecht: Springer Netherlands, 2008. http://dx.doi.org/10.1007/978-1-4020-8652-6.

Повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
12

Meyr, Heinrich, Rainer Leupers, and Andreas Wieferink. Retargetable Processor System Integration into Multi-Processor System-on-Chip Platforms. Wieferink Andreas Meyr Heinrich Leupers Rainer, 2010.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
13

Meyr, Heinrich, Rainer Leupers, and Andreas Wieferink. Retargetable Processor System Integration into Multi-Processor System-on-Chip Platforms. Springer, 2008.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
14

Integrated System-Level Modeling of Network-on-Chip enabled Multi-Processor Platforms. Springer Netherlands, 2006. http://dx.doi.org/10.1007/1-4020-4826-2.

Повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
15

Kogel, Tim, Heinrich Meyr, and Rainer Leupers. Integrated System-Level Modeling of Network-on-Chip Enabled Multi-Processor Platforms. Springer, 2010.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
16

Kogel, Tim, Heinrich Meyr, and Rainer Leupers. Integrated System-Level Modeling of Network-on-Chip enabled Multi-Processor Platforms. Springer, 2008.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
17

Kogel, Tim, Heinrich Meyr, and Rainer Leupers. Integrated System-Level Modeling of Network-On-Chip Enabled Multi-Processor Platforms. Springer London, Limited, 2006.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
18

Integrated System-Level Modeling of Network-on-Chip enabled Multi-Processor Platforms. Springer, 2006.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
19

Wang, Zheng, and Anupam Chattopadhyay. High-Level Estimation and Exploration of Reliability for Multi-Processor System-On-Chip. Springer Singapore Pte. Limited, 2017.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
20

Wang, Zheng, and Anupam Chattopadhyay. High-Level Estimation and Exploration of Reliability for Multi-Processor System-on-Chip. Springer London, Limited, 2017.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
21

Wang, Zheng, and Anupam Chattopadhyay. High-level Estimation and Exploration of Reliability for Multi-Processor System-on-Chip. Springer, 2018.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
22

Aiyappa, Rekha. DM920 Multi-Core Net Work Media Processor System-On-Chip (SoC) with Integrated Wi-Fi. Microchip Technology Incorporated, 2014.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
23

Aiyappa, Rekha. DM920 Multi-Core Network Media Processor System-On-Chip (SoC) with Integrated Wi-Fi® Data Sheet. Microchip Technology Incorporated, 2014.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
Ми пропонуємо знижки на всі преміум-плани для авторів, чиї праці увійшли до тематичних добірок літератури. Зв'яжіться з нами, щоб отримати унікальний промокод!

До бібліографії