Книги з теми "Electrically large analysis"
Оформте джерело за APA, MLA, Chicago, Harvard та іншими стилями
Ознайомтеся з топ-27 книг для дослідження на тему "Electrically large analysis".
Біля кожної праці в переліку літератури доступна кнопка «Додати до бібліографії». Скористайтеся нею – і ми автоматично оформимо бібліографічне посилання на обрану працю в потрібному вам стилі цитування: APA, MLA, «Гарвард», «Чикаго», «Ванкувер» тощо.
Також ви можете завантажити повний текст наукової публікації у форматі «.pdf» та прочитати онлайн анотацію до роботи, якщо відповідні параметри наявні в метаданих.
Переглядайте книги для різних дисциплін та оформлюйте правильно вашу бібліографію.
Soman, S. A. Computational methods for large sparse power systems analysis: An object oriented approach. Boston: Kluwer Academic Publishers, 2002.
Знайти повний текст джерелаSolution of large networks by matrix methods. 2nd ed. New York: Wiley, 1985.
Знайти повний текст джерелаKuhn, Michael. CLEAN: CO2 Large-Scale Enhanced Gas Recovery in the Altmark Natural Gas Field - GEOTECHNOLOGIEN Science Report No. 19. Berlin, Heidelberg: Springer Berlin Heidelberg, 2013.
Знайти повний текст джерелаZeljko, Zilic, ed. Verification by error modeling: Using testing techniques in hardware verification. Boston: Kluwer Academic Publishers, 2003.
Знайти повний текст джерелаThornton, Mitchell Aaron. Spectral techniques in VLSI CAD. Boston: Kluwer Academic Publishers, 2001.
Знайти повний текст джерелаAshar, Pranav. Sequential logic synthesis. Boston: Kluwer Academic Publishers, 1992.
Знайти повний текст джерелаRolf, Drechsler, and Miller D. Michael, eds. Spectral techniques in VLSI CAD. Boston: Kluwer Academic Publishers, 2001.
Знайти повний текст джерелаBening, Lionel. Principles of verifiable RTL design: A functional coding style supporting verification processes in Verilog. 2nd ed. Boston: Kluwer Academic Publishers, 2001.
Знайти повний текст джерела1956-, Foster Harry, ed. Principles of verifiable RTL design: A functional coding style supporting verification processes in Verilog. Norwell, Mass: Kluwer Academic Publishers, 2000.
Знайти повний текст джерелаBening, Lionel. Principles of verifiable RTL design: A functional coding style supporting verification processes in Verilog. 2nd ed. Boston: Kluwer Academic Publishers, 2001.
Знайти повний текст джерелаA, Jerraya Ahmed, ed. Behavioral synthesis and component reuse with VHDL. Boston: Kluwer Academic Publishers, 1997.
Знайти повний текст джерелаHeldring, Alexander. Full-Wave Analysis of Electrically Large Reflector Antennas. Delft Univ Pr, 2002.
Знайти повний текст джерелаSoman, S. A., Shubha Pandit, and S. A. Khaparde. Computational Methods for Large Sparse Power Systems Analysis: An Object Oriented Approach. Springer London, Limited, 2012.
Знайти повний текст джерелаVassanelli, Stefano. Implantable neural interfaces. Oxford University Press, 2018. http://dx.doi.org/10.1093/oso/9780199674923.003.0050.
Повний текст джерелаSolution of large networks by matrix methods. wiley, 1985.
Знайти повний текст джерелаSolution of large networks by matrix methods. wiley, 1985.
Знайти повний текст джерелаNovel Algorithms for Fast Statistical Analysis of Scaled Circuits Lecture Notes in Electrical Engineering. Springer, 2009.
Знайти повний текст джерелаSoman, S. A., S. A. Khaparde, and Shubha Pandit. Computational Methods for Large Sparse Power Systems: An Object Oriented Approach (With CD-ROM) (Power Electronics and Power Systems). Springer, 2001.
Знайти повний текст джерелаRadecka, Katarzyna. Verification by Error Modeling: Using Testing Techniques In Hardware Verification. Springer, 2010.
Знайти повний текст джерелаRadecka, Katarzyna, and Zeljko Zilic. Verification by Error Modeling: Using Testing Techniques in Hardware Verification. Springer London, Limited, 2006.
Знайти повний текст джерелаDrechsler, Rolf, Mitchell Aaron Thornton, and D. Michael Miller. Spectral Techniques in VLSI CAD. Springer, 2001.
Знайти повний текст джерелаDjaloeis, Ashar, S. Devadas, and A. Richard Newton. Sequential Logic Synthesis (The International Series in Engineering and Computer Science). Springer, 1991.
Знайти повний текст джерелаBening, Lionel, and Harry D. Foster. Principles of Verifiable RTL Design Second Edition - A Functional Coding Style Supporting Verification Processes in Verilog. 2nd ed. Springer, 2001.
Знайти повний текст джерелаBening, Lionel, and Harry D. Foster. Principles of Verifiable RTL Design: A Functional Coding Style Supporting Verification Processes in Verilog. Springer, 2013.
Знайти повний текст джерелаBening, Lionel, and Harry D. Foster. Principles of Verifiable RTL Design: A functional coding style supporting verification processes in Verilog. Springer, 2013.
Знайти повний текст джерелаBening, Lionel, and Harry D. Foster. Principles of Verifiable RTL Design: A Functional Coding Style Supporting Verification Processes in Verilog. Springer London, Limited, 2007.
Знайти повний текст джерелаJerraya, Ahmed Amine, Hong Ding, Polen Kission, and Maher Rahmouni. Behavioral Synthesis and Component Reuse with VHDL. Springer, 1996.
Знайти повний текст джерела