Книги з теми "Computers – Circuits – Performance"

Щоб переглянути інші типи публікацій з цієї теми, перейдіть за посиланням: Computers – Circuits – Performance.

Оформте джерело за APA, MLA, Chicago, Harvard та іншими стилями

Оберіть тип джерела:

Ознайомтеся з топ-50 книг для дослідження на тему "Computers – Circuits – Performance".

Біля кожної праці в переліку літератури доступна кнопка «Додати до бібліографії». Скористайтеся нею – і ми автоматично оформимо бібліографічне посилання на обрану працю в потрібному вам стилі цитування: APA, MLA, «Гарвард», «Чикаго», «Ванкувер» тощо.

Також ви можете завантажити повний текст наукової публікації у форматі «.pdf» та прочитати онлайн анотацію до роботи, якщо відповідні параметри наявні в метаданих.

Переглядайте книги для різних дисциплін та оформлюйте правильно вашу бібліографію.

1

1943-, Elmasry Mohamed I., ed. Optimal VLSI architectural synthesis: Area, performance, and testability. Boston: Kluwer Academic Publishers, 1992.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
2

M, Schoen Joel, ed. Performance and fault modeling with VHDL. Englewood Cliffs, N.J: Prentice Hall, 1992.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
3

Roermund, Arthur H. M. van, Casier Herman, and SpringerLink (Online service), eds. Analog Circuit Design: High-speed Clock and Data Recovery, High-performance Amplifiers, Power Management. Dordrecht: Springer Science+Business Media B.V., 2009.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
4

High-performance ASIC design: Using synthesizable domino logic in an ASIC flow. Cambridge: Cambridge University Press, 2008.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
5

1941-, Venetsanopoulos A. N., ed. Artificial neural networks: Learning algorithms, performance evaluation, and applications. Boston: Kluwer Academic, 1993.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
6

Krishnaswamy, Smita. Design, Analysis and Test of Logic Circuits Under Uncertainty. Dordrecht: Springer Netherlands, 2013.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
7

G, Oklobdzija Vojin, ed. Digital system clocking: High-performance and low-power aspects. New York: IEEE, 2003.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
8

David, Hutchison. Integrated Circuit and System Design. Power and Timing Modeling, Optimization and Simulation: 18th International Workshop, PATMOS 2008, Lisbon, Portugal, September 10-12, 2008. Revised Selected Papers. Berlin, Heidelberg: Springer Berlin Heidelberg, 2009.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
9

Braulio, García-Cámara, Prieto Manuel, Ruggiero Martino, Sicard Gilles, and SpringerLink (Online service), eds. Integrated Circuit and System Design. Power and Timing Modeling, Optimization, and Simulation: 21st International Workshop, PATMOS 2011, Madrid, Spain, September 26-29, 2011. Proceedings. Berlin, Heidelberg: Springer-Verlag GmbH Berlin Heidelberg, 2011.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
10

Ochotta, Emil S. Practical Synthesis of High-Performance Analog Circuits. Boston, MA: Springer US, 1998.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
11

Gu, Richard X. High-Performance Digital VLSI Circuit Design. Boston, MA: Springer US, 1996.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
12

1962-, Sharaf Khaled M., and Elmasry Mohamed I. 1943-, eds. High-performance digital VLSI circuit design. Boston: Kluwer Academic Publishers, 1996.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
13

Vanderbauwhede, Wim. High-Performance Computing Using FPGAs. New York, NY: Springer New York, 2013.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
14

Lim, Sung Kyu. Design for High Performance, Low Power, and Reliable 3D Integrated Circuits. New York, NY: Springer New York, 2013.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
15

Lampaert, Koen. Analog Layout Generation for Performance and Manufacturability. Boston, MA: Springer US, 1999.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
16

Stanley, J. Comparative performance of full custom circuits placed within "sea of gate" gate arrays for themanufacture of electronic circuits for computer applications. Manchester: UMIST, 1991.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
17

High performance memories: New architecture DRAMS and SRAMS-evolulion and function. New York: John Wiley, 1996.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
18

D, May M., Thompson P. W, Welch P. H, and INMOS Limited, eds. Networks, routers, and transputers: Function, performance, and applications. Amsterdam: IOS Press, 1993.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
19

Chinnery, David. Closing the gap between ASIC & custom: Tools and techniques for high-performance ASIC design. Boston: Kluwer Academic Publishers, 2002.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
20

Prince, Betty. High performance memories: New architecture DRAMs and SRAMs--evolution and function. Chichester: Wiley, 1996.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
21

Shen, Ruijing. Statistical Performance Analysis and Modeling Techniques for Nanometer VLSI Designs. Boston, MA: Springer US, 2012.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
22

Symposium on High Performance Interconnects (16th 2008 Stanford, Calif.). 16th Annual IEEE Symposium on High-Performance Interconnects: Proceedings, Stanford, California, August 26-28, 2008. Los Alamitos, Calif: IEEE Computer Society, 2008.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
23

Bergé, Jean-Michel. Meta-Modeling: Performance and Information Modeling. Boston, MA: Springer US, 1996.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
24

Symposium, on High Performance Interconnects (14th 2006 Stanford Calif ). 14th IEEE Symposium on High-Performance Interconnects: Hot Interconnects : proceedings : 23-25 August, 2005, Stanford, CA. Los Alamitos, Calif: IEEE Computer Society, 2006.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
25

Symposium on High Performance Interconnects (15th 2007 Stanford, Calif.). Hot interconnects: 15th Annual IEEE Symposium on High-Performance Interconnects : proceedings : 22-24 August, 2007, Stanford, CA. Los Alimitos, Calif: IEEE Computer Society, 2007.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
26

Symposium on High Performance Interconnects (15th 2007 Stanford, Calif.). Hot interconnects: 15th Annual IEEE Symposium on High-Performance Interconnects : proceedings : 22-24 August, 2007, Stanford, CA. Los Alimitos, Calif: IEEE Computer Society, 2007.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
27

Symposium on High Performance Interconnects (15th 2007 Stanford, Calif.). Hot interconnects: 15th Annual IEEE Symposium on High-Performance Interconnects : proceedings : 22-24 August, 2007, Stanford, CA. Los Alimitos, Calif: IEEE Computer Society, 2007.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
28

Symposium on High Performance Interconnects (15th 2007 Stanford, Calif.). Hot interconnects: 15th Annual IEEE Symposium on High-Performance Interconnects : proceedings : 22-24 August, 2007, Stanford, CA. Los Alimitos, Calif: IEEE Computer Society, 2007.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
29

1959-, Steyaert Michiel, and Sansen Willy M. C, eds. Static and dynamic performance limitations for high speed D/A converters. Boston: Kluwer Academic Publishers, 2004.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
30

Yoo, Hoi-Jun. Low-power NoC for high-performance SoC design. Boca Raton, Fl: Taylor & Francis, 2008.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
31

Calif.) Annual Symposium on High-Performance Interconnects (21st 2013 San Jose. 2013 IEEE 21st Annual Symposium on High-Performance Interconnects (HOTI 2013): San Jose, California, USA, 21-23 August 2013. Piscataway, NJ: IEEE, 2013.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
32

K, Tewksbury Stuart, ed. Microelectronic system interconnections: Performance and modeling. New York: IEEE Press, 1994.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
33

Symposium on High Performance Interconnects (12th 2004 Stanford University). 12th Annual IEEE Symposium on High Performance Interconnects: Hot interconnects : 25-27 August, 2004, Stanford University, Stanford, California, USA : proceedings. Los Alamitos, CA: IEEE Computer Society, 2004.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
34

International, School on Formal Methods for the Design of Computer Communication and Software Systems (7th 2007 Bertinoro Italy). Formal methods for performance evaluation: 7th International School on Formal Methods for the Design of Computer, Communication and Software Systems, SFM 2007, Bertinoro, Italy, May 28 - June 2, 2007 ; advanced lectures. Berlin: Springer, 2007.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
35

Wang, Weixun. Dynamic Reconfiguration in Real-Time Systems: Energy, Performance, and Thermal Perspectives. New York, NY: Springer New York, 2013.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
36

Medeiro, Fernando. Top-down design of high-performance sigma-delta modulators. New York: Springer, 2011.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
37

Leuken, René Van. Integrated Circuit and System Design. Power and Timing Modeling, Optimization, and Simulation: 20th International Workshop, PATMOS 2010, Grenoble, France, September 7-10, 2010, Revised Selected Papers. Berlin, Heidelberg: Springer Berlin Heidelberg, 2011.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
38

Great Lakes Symposium on VLSI (4th 1994 Notre Dame, Ind.). Proceedings: Fourth Great Lakes Symposium on VLSI : design automation of high performance VLSI systems, GLSV '94 : University of Notre Dame, Notre Dame, Indiana, March 4-5, 1994. Los Alamitos, Calif: IEEE Computer Society Press, 1994.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
39

Yuan, Yifei. LTE-Advanced Relay Technology and Standardization. Berlin, Heidelberg: Springer Berlin Heidelberg, 2013.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
40

International Workshop on Power and Timing Modelling and Optimization (3rd 1993 La Grande Motte, France). Power and timing modelling for performance of integrated circuits: Proceedings of the Third International Workshop on Power and Timing Modelling and Optimization (PATMOS '93), Oct. 11-12, 1993, La Grande Motte, France. Bruchsal: IT Press Verlag, 1993.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
41

Li, Xin, Jiayong Le, and Lawrence T. Pileggi. Statistical Performance Modeling and Optimization. Now Publishers Inc, 2007.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
42

Elmasry, Mohamed I., and Catherine H. Gebotys. Optimal VLSI Architectural Synthesis: Area, Performance and Testability (The Springer International Series in Engineering and Computer Science). Springer, 1991.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
43

Oklobdzija, Vojin G., Vladimir M. Stojanovic, Dejan M. Markovic, and Nikola M. Nedovic. Digital System Clocking: High-Performance and Low-Power Aspects. Wiley & Sons, Incorporated, John, 2008.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
44

Oklobdzija, Vojin G., Vladimir M. Stojanovic, Dejan M. Markovic, and Nikola M. Nedovic. Digital System Clocking: High-Performance and Low-Power Aspects. Wiley-IEEE Press, 2003.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
45

P, Hayes John, Igor L. Markov, and Smita Krishnaswamy. Design, Analysis and Test of Logic Circuits Under Uncertainty. Springer, 2012.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
46

P, Hayes John, Igor L. Markov, and Smita Krishnaswamy. Design, Analysis and Test of Logic Circuits Under Uncertainty. Springer, 2014.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
47

Architecture and performance analysis of DIRSMIN: A fault-tolerant switch using dilated reduced-stage MIN. Hampton, VA: Institute for Computer Applications in Science and Engineering, NASA Langley Research Center, 1995.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
48

Sahner, Robin A., Kishor Trivedi, and Antonio Puliafito. Performance and Reliability Analysis of Computer Systems: An Example-Based Approach Using the SHARPE Software Package. Springer, 1995.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
49

Venetsanopoulos, Anastasios N., and Nicolaos Karayiannis. Artificial Neural Networks: Learning Algorithms, Performance Evaluation, and Applications (The Springer International Series in Engineering and Computer Science). Springer, 1992.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
50

Oklobdzija, Vojin G., Vladimir M. Stojanovic, Dejan M. Markovic, and Nikola M. Nedovic. Digital System Clocking. Wiley & Sons, Incorporated, John, 2005.

Знайти повний текст джерела
Стилі APA, Harvard, Vancouver, ISO та ін.
Ми пропонуємо знижки на всі преміум-плани для авторів, чиї праці увійшли до тематичних добірок літератури. Зв'яжіться з нами, щоб отримати унікальний промокод!

До бібліографії