Artykuły w czasopismach na temat „Tunable bandpass delta sigma ADC”
Utwórz poprawne odniesienie w stylach APA, MLA, Chicago, Harvard i wielu innych
Sprawdź 22 najlepszych artykułów w czasopismach naukowych na temat „Tunable bandpass delta sigma ADC”.
Przycisk „Dodaj do bibliografii” jest dostępny obok każdej pracy w bibliografii. Użyj go – a my automatycznie utworzymy odniesienie bibliograficzne do wybranej pracy w stylu cytowania, którego potrzebujesz: APA, MLA, Harvard, Chicago, Vancouver itp.
Możesz również pobrać pełny tekst publikacji naukowej w formacie „.pdf” i przeczytać adnotację do pracy online, jeśli odpowiednie parametry są dostępne w metadanych.
Przeglądaj artykuły w czasopismach z różnych dziedzin i twórz odpowiednie bibliografie.
Cardelli, L., L. Fanucci, V. Kempe, F. Mannozzi i D. Strle. "Tunable bandpass sigma delta modulator using one input parameter". Electronics Letters 39, nr 2 (2003): 187. http://dx.doi.org/10.1049/el:20030146.
Pełny tekst źródłaKim, Jae-Bung, Nam-Hee Yoo i Seong-Ik Cho. "Tunable Bandpass 4th Order SC Sigma-delta Modulator with Novel Structure". Transactions of The Korean Institute of Electrical Engineers 60, nr 2 (1.02.2011): 446–50. http://dx.doi.org/10.5370/kiee.2011.60.2.446.
Pełny tekst źródłaSobot, R., S. Stapleton i M. Syrzycki. "Tunable continuous-time bandpass /spl Sigma//spl Delta/ modulators with fractional delays". IEEE Transactions on Circuits and Systems I: Regular Papers 53, nr 2 (luty 2006): 264–73. http://dx.doi.org/10.1109/tcsi.2005.857085.
Pełny tekst źródłaWitte, Pascal, John G. Kauffman, Joachim Becker i Maurits Ortmanns. "A Correlation-Based Background Error Estimation Technique for Bandpass Delta–Sigma ADC DACs". IEEE Transactions on Circuits and Systems II: Express Briefs 58, nr 11 (listopad 2011): 748–52. http://dx.doi.org/10.1109/tcsii.2011.2168021.
Pełny tekst źródłaMolina-Salgado, Gerardo, Alonso Morgado, Gordana Jovanovic Dolecek i Jose M. de la Rosa. "LC-Based Bandpass Continuous-Time Sigma-Delta Modulators With Widely Tunable Notch Frequency". IEEE Transactions on Circuits and Systems I: Regular Papers 61, nr 5 (maj 2014): 1442–55. http://dx.doi.org/10.1109/tcsi.2013.2289412.
Pełny tekst źródłaRaghavan, G., J. F. Jensen, J. Laskowski, M. Kardos, M. G. Case, M. Sokolich i S. Thomas. "Architecture, design, and test of continuous-time tunable intermediate-frequency bandpass delta-sigma modulators". IEEE Journal of Solid-State Circuits 36, nr 1 (2001): 5–13. http://dx.doi.org/10.1109/4.896223.
Pełny tekst źródłaMaurino, R., i P. Mole. "A 200-MHz IF 11-bit fourth-order bandpass /spl Delta//spl Sigma/ ADC in SiGe". IEEE Journal of Solid-State Circuits 35, nr 7 (lipiec 2000): 959–67. http://dx.doi.org/10.1109/4.848204.
Pełny tekst źródłaXu, Yang, Xinwang Zhang, Zhihua Wang i Baoyong Chi. "A Flexible Continuous-Time $\Delta \Sigma $ ADC With Programmable Bandwidth Supporting Low-Pass and Complex Bandpass Architectures". IEEE Transactions on Very Large Scale Integration (VLSI) Systems 25, nr 3 (marzec 2017): 872–80. http://dx.doi.org/10.1109/tvlsi.2016.2611518.
Pełny tekst źródłaKaplan, T. S., J. F. Jensen, C. H. Fields i M. C. F. Chang. "A 2-GS/s 3-bit /spl Delta//spl Sigma/-modulated DAC with tunable bandpass mismatch shaping". IEEE Journal of Solid-State Circuits 40, nr 3 (marzec 2005): 603–10. http://dx.doi.org/10.1109/jssc.2005.843708.
Pełny tekst źródłaAfifi, M., Y. Manoli i M. Keller. "A study of excess loop delay in tunable continuous-time bandpass delta–sigma modulators using RC-resonators". Analog Integrated Circuits and Signal Processing 79, nr 3 (10.04.2014): 555–68. http://dx.doi.org/10.1007/s10470-014-0294-0.
Pełny tekst źródłaShahein, Ahmed, Mohamed Afifi, Markus Becker, Niklas Lotze i Yiannos Manoli. "A Power-Efficient Tunable Narrow-Band Digital Front End for Bandpass Sigma–Delta ADCs in Digital FM Receivers". IEEE Transactions on Circuits and Systems II: Express Briefs 57, nr 11 (listopad 2010): 883–87. http://dx.doi.org/10.1109/tcsii.2010.2082891.
Pełny tekst źródłaSchreier, Richard, Nazmy Abaskharoun, Hajime Shibata, Donald Paterson, Steven Rose, Iuri Mehr i Qui Luu. "A 375-mW Quadrature Bandpass $\Delta\Sigma$ ADC With 8.5-MHz BW and 90-dB DR at 44 MHz". IEEE Journal of Solid-State Circuits 41, nr 12 (grudzień 2006): 2632–40. http://dx.doi.org/10.1109/jssc.2006.884340.
Pełny tekst źródłaChalvatzis, Theodoros, Eric Gagnon, Morris Repeta i Sorin P. Voinigescu. "A Low-Noise 40-GS/s Continuous-Time Bandpass $\Delta\Sigma$ ADC Centered at 2 GHz for Direct Sampling Receivers". IEEE Journal of Solid-State Circuits 42, nr 5 (maj 2007): 1065–75. http://dx.doi.org/10.1109/jssc.2007.894794.
Pełny tekst źródłaGupta, Subhanshu, Daibashish Gangopadhyay, Hasnain Lakdawala, Jacques C. Rudell i David J. Allstot. "A 0.8–2 GHz Fully-Integrated QPLL-Timed Direct-RF-Sampling Bandpass $\Sigma \Delta$ ADC in 0.13 $\mu$m CMOS". IEEE Journal of Solid-State Circuits 47, nr 5 (maj 2012): 1141–53. http://dx.doi.org/10.1109/jssc.2012.2185530.
Pełny tekst źródłaHuang, Linqing, Jiulong Shen, Qiyun Ma, Hao Wang, Wei-Mong Tsang, Fang Tang i Miao Wang. "A Low-Noise and Monolithic Array Tactile Sensor Based on Incremental Delta-Sigma Analog-to-Digital Converters". Electronics 11, nr 8 (11.04.2022): 1206. http://dx.doi.org/10.3390/electronics11081206.
Pełny tekst źródłaXu, Yang, Zehong Zhang, Baoyong Chi, Nan Qi, Hualin Cai i Zhihua Wang. "A 5-/20-MHz BW Reconfigurable Quadrature Bandpass CT $\Delta \Sigma $ ADC With AntiPole-Splitting Opamp and Digital $I$ / $Q$ Calibration". IEEE Transactions on Very Large Scale Integration (VLSI) Systems 24, nr 1 (styczeń 2016): 243–55. http://dx.doi.org/10.1109/tvlsi.2015.2394365.
Pełny tekst źródłaSayed, Alhassan, Tamer Badran, Marie-Minerve Louerat i Hassan Aboushady. "A 1.5-to-3.0GHz Tunable RF Sigma-Delta ADC With a Fixed Set of Coefficients and a Programmable Loop Delay". IEEE Transactions on Circuits and Systems II: Express Briefs 67, nr 9 (wrzesień 2020): 1559–63. http://dx.doi.org/10.1109/tcsii.2020.3013821.
Pełny tekst źródłaThandri, Bharath Kumar, i Jose Silva-Martinez. "A 63 dB SNR, 75-mW Bandpass RF $\Sigma\Delta$ ADC at 950 MHz Using 3.8-GHz Clock in 0.25-$\mu{\hbox {m}}$ SiGe BiCMOS Technology". IEEE Journal of Solid-State Circuits 42, nr 2 (luty 2007): 269–79. http://dx.doi.org/10.1109/jssc.2006.889389.
Pełny tekst źródłaShibata, Hajime, Richard Schreier, Wenhua Yang, Ali Shaikh, Donald Paterson, Trevor C. Caldwell, David Alldred i Ping Wing Lai. "A DC-to-1 GHz Tunable RF $\Delta \Sigma$ ADC Achieving DR$ =$ 74 dB and BW$ =$ 150 MHz at $f_{0} =$ 450 MHz Using 550 mW". IEEE Journal of Solid-State Circuits 47, nr 12 (grudzień 2012): 2888–97. http://dx.doi.org/10.1109/jssc.2012.2217860.
Pełny tekst źródłaSu, Shiyu, i Mike Shuo-Wei Chen. "A 16-bit 12-GS/s Single-/Dual-Rate DAC With a Successive Bandpass Delta-Sigma Modulator Achieving <−67-dBc IM3 Within DC to 6-GHz Tunable Passbands". IEEE Journal of Solid-State Circuits 53, nr 12 (grudzień 2018): 3517–27. http://dx.doi.org/10.1109/jssc.2018.2871143.
Pełny tekst źródłaLu, Rundao, i Michael P. Flynn. "A Direct Frequency-Interleaving Continuous-Time Bandpass Delta-Sigma ADC". IEEE Transactions on Circuits and Systems I: Regular Papers, 2023, 1–11. http://dx.doi.org/10.1109/tcsi.2023.3289189.
Pełny tekst źródłaAkram, Waqas, i Earl E. Swartzlander. "Tunable Mismatch Shaping for Quadrature Bandpass Delta-Sigma Data Converters". Journal of Signal Processing Systems 65, nr 2 (4.09.2011). http://dx.doi.org/10.1007/s11265-011-0611-0.
Pełny tekst źródła