Artykuły w czasopismach na temat „SUBMICRON TECHNOLOGIES”
Utwórz poprawne odniesienie w stylach APA, MLA, Chicago, Harvard i wielu innych
Sprawdź 50 najlepszych artykułów w czasopismach naukowych na temat „SUBMICRON TECHNOLOGIES”.
Przycisk „Dodaj do bibliografii” jest dostępny obok każdej pracy w bibliografii. Użyj go – a my automatycznie utworzymy odniesienie bibliograficzne do wybranej pracy w stylu cytowania, którego potrzebujesz: APA, MLA, Harvard, Chicago, Vancouver itp.
Możesz również pobrać pełny tekst publikacji naukowej w formacie „.pdf” i przeczytać adnotację do pracy online, jeśli odpowiednie parametry są dostępne w metadanych.
Przeglądaj artykuły w czasopismach z różnych dziedzin i twórz odpowiednie bibliografie.
Claeys, Cor, Jan Vanhellemont i Eddy Simoen. "Defect Engineering in Submicron CMOS Technologies". Solid State Phenomena 19-20 (styczeń 1991): 95–108. http://dx.doi.org/10.4028/www.scientific.net/ssp.19-20.95.
Pełny tekst źródłaGal, Laszlo, C. Prunty i R. Kumar. "Comparative study of submicron BiCMOS technologies". Microelectronics Journal 23, nr 1 (marzec 1992): 59–74. http://dx.doi.org/10.1016/0026-2692(92)90097-k.
Pełny tekst źródłaZhu, Tao, Hai Rong Li, Yan Dong Wan, Sha Chen i Hai Bing Liu. "Recognizability and Controlling Technology of Submicron Particles". Applied Mechanics and Materials 182-183 (czerwiec 2012): 369–73. http://dx.doi.org/10.4028/www.scientific.net/amm.182-183.369.
Pełny tekst źródłaLiu, Xiaoxiao, Guangsheng Ma, Jingbo Shao, Zhi Yang i Guanjun Wang. "Interconnect crosstalk noise evaluation in deep-submicron technologies". Microelectronics Reliability 49, nr 2 (luty 2009): 170–77. http://dx.doi.org/10.1016/j.microrel.2008.11.013.
Pełny tekst źródłaJarron, P., G. Anelli, T. Calin, J. Cosculluela, M. Campbell, M. Delmastro, F. Faccio i in. "Deep submicron CMOS technologies for the LHC experiments". Nuclear Physics B - Proceedings Supplements 78, nr 1-3 (sierpień 1999): 625–34. http://dx.doi.org/10.1016/s0920-5632(99)00615-5.
Pełny tekst źródłaChong, Y. F., K. L. Pey, A. T. S. Wee, A. See, Z. X. Shen, C. H. Tung, R. Gopalakrishnan i Y. F. Lu. "Laser-induced titanium disilicide formation for submicron technologies". Journal of Electronic Materials 30, nr 12 (grudzień 2001): 1549–53. http://dx.doi.org/10.1007/s11664-001-0172-2.
Pełny tekst źródłaAchkasov, A., Maksim Solodilov, Nikolay Litvinov, Pavel Chubunov, V. Zolnikov, Dmitriy Shehovcov i Oleg Bordyuzha. "Features of the design of microcircuits made using deep-submicron technologies". Modeling of systems and processes 15, nr 4 (13.12.2022): 7–17. http://dx.doi.org/10.12737/2219-0767-2022-15-4-7-17.
Pełny tekst źródłaSchwalke, U., M. Kerber, K. Koller i H. J. Jacobs. "EXTIGATE: The ultimate process architecture for submicron CMOS technologies". IEEE Transactions on Electron Devices 44, nr 11 (1997): 2070–77. http://dx.doi.org/10.1109/16.641386.
Pełny tekst źródłaNikolaidis, T., i C. Papadas. "ESD production for deep submicron triple well CMOS technologies". Electronics Letters 35, nr 23 (1999): 2025. http://dx.doi.org/10.1049/el:19991393.
Pełny tekst źródłaЧубур, K. Chubur, Яньков, A. Yankov, Зольников, Konstantin Zolnikov, Ачкасов i A. Achkasov. "ALGORITHMIC BASIS OF MODELING FAILURES IN DEEP-SUBMICRON TECHNOLOGIES". Modeling of systems and processes 8, nr 1 (2.07.2015): 15–17. http://dx.doi.org/10.12737/12014.
Pełny tekst źródłaShields, Christopher. "Submicron Filtration Media". International Nonwovens Journal os-14, nr 3 (wrzesień 2005): 1558925005os—14. http://dx.doi.org/10.1177/1558925005os-1400305.
Pełny tekst źródłaClaeys, C., J. Vanhellemont, T. Cavioni i F. Gualandris. "Structural and Electrical Characterization of SWAMI Techniques for Submicron Technologies". Journal of The Electrochemical Society 136, nr 9 (1.09.1989): 2619–24. http://dx.doi.org/10.1149/1.2097519.
Pełny tekst źródłaYao, Chunhua, Kewal K. Saluja i Parameswaran Ramanathan. "Power and Thermal Constrained Test Scheduling Under Deep Submicron Technologies". IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems 30, nr 2 (luty 2011): 317–22. http://dx.doi.org/10.1109/tcad.2010.2079350.
Pełny tekst źródłaMogul, H. C., T. A. Rost i Der-Gao Lin. "Advantages of LDD-only implanted fluorine with submicron CMOS technologies". IEEE Transactions on Electron Devices 44, nr 3 (marzec 1997): 388–94. http://dx.doi.org/10.1109/16.556148.
Pełny tekst źródłaPonomarev, Y. V., P. A. Stolk, C. Salm, J. Schmitz i P. H. Woerlee. "High-performance deep submicron CMOS technologies with polycrystalline-SiGe gates". IEEE Transactions on Electron Devices 47, nr 4 (kwiecień 2000): 848–55. http://dx.doi.org/10.1109/16.831003.
Pełny tekst źródłaManghisoni, M., L. Ratti, V. Re i V. Speziali. "Submicron CMOS technologies for low-noise analog front-end circuits". IEEE Transactions on Nuclear Science 49, nr 4 (sierpień 2002): 1783–90. http://dx.doi.org/10.1109/tns.2002.801540.
Pełny tekst źródłaDeleonibus, S., P. Molle, L. Tosti i M. C. Taccusel. "Sealing Silicon Nitride Removal in SILO Field Isolation for Submicron Technologies". Journal of The Electrochemical Society 138, nr 12 (1.12.1991): 3739–42. http://dx.doi.org/10.1149/1.2085491.
Pełny tekst źródłaPriya, M. Geetha, K. Baskaran i D. Krishnaveni. "Leakage Power Reduction Techniques in Deep Submicron Technologies for VLSI Applications". Procedia Engineering 30 (2012): 1163–70. http://dx.doi.org/10.1016/j.proeng.2012.01.976.
Pełny tekst źródłaHansen, D. L. "Proton Cross-Sections from Heavy-Ion Data in Deep-Submicron Technologies". IEEE Transactions on Nuclear Science 62, nr 6 (grudzień 2015): 2874–80. http://dx.doi.org/10.1109/tns.2015.2482360.
Pełny tekst źródłaVincent, E., S. Bruyere, C. Papadas i P. Mortini. "Dielectric reliability in deep-submicron technologies: From thin to ultrathin oxides". Microelectronics Reliability 37, nr 10-11 (październik 1997): 1499–506. http://dx.doi.org/10.1016/s0026-2714(97)00095-4.
Pełny tekst źródłaKobeda, E., J. D. Warnock, J. P. Gambino, S. B. Brodsky, B. Cunningham i S. Basavaiah. "Diffusion barrier properties of TiN films for submicron silicon bipolar technologies". Journal of Applied Physics 72, nr 7 (październik 1992): 2743–48. http://dx.doi.org/10.1063/1.351525.
Pełny tekst źródłaDeura, Manabu, Yasuo Nara, Tatsuya Yamazaki, Kenichi Gotoh, Fumio Ohtake, Hajime Kurata i Toshihiro Sugii. "Deep-submicron CMOS technologies for low-power and high-performance operation". Electronics and Communications in Japan (Part II: Electronics) 79, nr 11 (1996): 1–9. http://dx.doi.org/10.1002/ecjb.4420791101.
Pełny tekst źródłaNGAN, A. H. W., P. C. WO, L. ZUO, H. LI i N. AFRIN. "THE STRENGTH OF SUBMICRON-SIZED MATERIALS". International Journal of Modern Physics B 20, nr 25n27 (30.10.2006): 3579–86. http://dx.doi.org/10.1142/s0217979206040027.
Pełny tekst źródłaLiu, Xiao Xiao, Jing Bo Shao i Ling Ling Zhao. "An Efficient Methodology for Estimating Interconnect Crosstalk Noise in Deep-Submicron Technologies". Advanced Materials Research 989-994 (lipiec 2014): 2647–50. http://dx.doi.org/10.4028/www.scientific.net/amr.989-994.2647.
Pełny tekst źródłaАчкасов, A. Achkasov, Яньков, A. Yankov, Зольников, Konstantin Zolnikov, Чубур i K. Chubur. "THE ALGORITHMIC BASIS OF MODELLING OF FAILURES FROM EXPOSURE TO HEAVY CHARGED PARTICLES IN VLSI, MADE BY DEEP-SUBMICRON TECHNOLOGIES". Modeling of systems and processes 8, nr 3 (11.01.2016): 36–38. http://dx.doi.org/10.12737/17166.
Pełny tekst źródłaKalra, Shruti. "On the mathematical insight of moderate inversion for ultradeep submicron CMOS technologies". Journal of Computational Electronics 17, nr 1 (16.11.2017): 205–10. http://dx.doi.org/10.1007/s10825-017-1109-1.
Pełny tekst źródłaSimoen, E., i C. Claeys. "Reliability aspects of the low-frequency noise behaviour of submicron CMOS technologies". Semiconductor Science and Technology 14, nr 8 (1.01.1999): R61—R71. http://dx.doi.org/10.1088/0268-1242/14/8/201.
Pełny tekst źródłaClaeys, Cor, Geert Eneman, Mireia Bargallo Gonzalez, Sofie Put i Eddy Simoen. "Electrical Performance and Reliability Aspects of Strain Engineered Deep Submicron CMOS Technologies". ECS Transactions 8, nr 1 (19.12.2019): 15–22. http://dx.doi.org/10.1149/1.2767280.
Pełny tekst źródłaKim, Jisu, Kyungho Ryu, Jung Pill Kim, Seung H. Kang i Seong-Ook Jung. "STT-MRAM Sensing Circuit With Self-Body Biasing in Deep Submicron Technologies". IEEE Transactions on Very Large Scale Integration (VLSI) Systems 22, nr 7 (lipiec 2014): 1630–34. http://dx.doi.org/10.1109/tvlsi.2013.2272587.
Pełny tekst źródłaEndzhievskaya, I. G., A. V. Demina i M. A. Galkin. "Industrial waste-based submicron additives in cement mortars". Vestnik Tomskogo gosudarstvennogo arkhitekturno-stroitel'nogo universiteta. JOURNAL of Construction and Architecture 24, nr 3 (26.06.2022): 114–27. http://dx.doi.org/10.31675/1607-1859-2022-24-3-114-127.
Pełny tekst źródłaStaman, J. W., R. L. Hodges, G. A. Dixit, F. R. Bryant, R. Sundaresan, C. C. Wei i F. T. Liou. "Characterization of defects resulting from the poly-buffered local oxidation isolation process". Proceedings, annual meeting, Electron Microscopy Society of America 50, nr 2 (sierpień 1992): 1392–93. http://dx.doi.org/10.1017/s0424820100131590.
Pełny tekst źródłaSchmitz, A., i R. Tielert. "A new circuit technique for reduced leakage current in Deep Submicron CMOS technologies". Advances in Radio Science 3 (13.05.2005): 355–58. http://dx.doi.org/10.5194/ars-3-355-2005.
Pełny tekst źródłaClaeys, Cor, Sofie Put, Alessio Griffoni, Andrea Cester, Simone Gerardin, G. Meneghesso, Alessandro Paccagnella i Eddy Simoen. "Impact of Radiation on the Operation and Reliability of Deep Submicron CMOS Technologies". ECS Transactions 27, nr 1 (17.12.2019): 39–46. http://dx.doi.org/10.1149/1.3360593.
Pełny tekst źródłaKleczek, R., i P. Kmon. "Comparative analysis of the readout front-end electronics implemented in deep submicron technologies". Journal of Instrumentation 13, nr 11 (5.11.2018): C11002. http://dx.doi.org/10.1088/1748-0221/13/11/c11002.
Pełny tekst źródłaLa Rosa, Giuseppe, i Stewart E. Rauch. "Channel hot carrier effects in n-MOSFET devices of advanced submicron CMOS technologies". Microelectronics Reliability 47, nr 4-5 (kwiecień 2007): 552–58. http://dx.doi.org/10.1016/j.microrel.2007.01.031.
Pełny tekst źródłaEkekwe, Ndubuisi, i Ralph Etienne-Cummings. "Power dissipation sources and possible control techniques in ultra deep submicron CMOS technologies". Microelectronics Journal 37, nr 9 (wrzesień 2006): 851–60. http://dx.doi.org/10.1016/j.mejo.2006.03.008.
Pełny tekst źródłaIsmail, Ayman, i Mohamed Elmasry. "Analysis of the Flash ADC Bandwidth–Accuracy Tradeoff in Deep-Submicron CMOS Technologies". IEEE Transactions on Circuits and Systems II: Express Briefs 55, nr 10 (październik 2008): 1001–5. http://dx.doi.org/10.1109/tcsii.2008.2001979.
Pełny tekst źródłaAmerasekera, Ajith, i Amitava Chatterjee. "An investigation of BiCMOS ESD protection circuit elements and applications in submicron technologies". Journal of Electrostatics 31, nr 2-3 (grudzień 1993): 145–60. http://dx.doi.org/10.1016/0304-3886(93)90006-s.
Pełny tekst źródłaAgrawal, Pankaj, i Nikhil Saxena. "Leakage current analysis for stack based Nano CMOS Digital Circuits". International Journal of Electrical and Electronics Research 2, nr 2 (30.06.2014): 5–11. http://dx.doi.org/10.37391/ijeer.020202.
Pełny tekst źródłaLee, Jin Woo. "3D Nanoprinting Technologies for Tissue Engineering Applications". Journal of Nanomaterials 2015 (2015): 1–14. http://dx.doi.org/10.1155/2015/213521.
Pełny tekst źródłaViswadha, Singathala Guru. "Next Generation Computing Using Quantum Dot Cellular Automata Nano Technology, New Promising Alternative to CMOS". Asian Journal of Computer Science and Technology 8, S3 (5.06.2019): 19–24. http://dx.doi.org/10.51983/ajcst-2019.8.s3.2111.
Pełny tekst źródłaWirth, Gilson. "Bulk built in current sensors for single event transient detection in deep-submicron technologies". Microelectronics Reliability 48, nr 5 (maj 2008): 710–15. http://dx.doi.org/10.1016/j.microrel.2008.01.002.
Pełny tekst źródłaHu Zhi-Yuan, Liu Zhang-Li, Shao Hua, Zhang Zheng-Xuan, Ning Bing-Xu, Bi Da-Wei, Chen Ming i Zou Shi-Chang. "The influence of channel length on total ionizing dose effect in deep submicron technologies". Acta Physica Sinica 61, nr 5 (2012): 050702. http://dx.doi.org/10.7498/aps.61.050702.
Pełny tekst źródłaFazeli, M., S. G. Miremadi, A. Ejlali i A. Patooghy. "Low energy single event upset/single event transient-tolerant latch for deep subMicron technologies". IET Computers & Digital Techniques 3, nr 3 (2009): 289. http://dx.doi.org/10.1049/iet-cdt.2008.0099.
Pełny tekst źródłaJenkins, K. A., J. N. Burghartz i P. D. Agnello. "Identification of gate electrode discontinuities in submicron CMOS technologies, and effect on circuit performance". IEEE Transactions on Electron Devices 43, nr 5 (maj 1996): 759–65. http://dx.doi.org/10.1109/16.491253.
Pełny tekst źródłaSallagoity, P., M. Ada-Hanifi, M. Paoli i M. Haond. "Analysis of width edge effects in advanced isolation schemes for deep submicron CMOS technologies". IEEE Transactions on Electron Devices 43, nr 11 (1996): 1900–1906. http://dx.doi.org/10.1109/16.543025.
Pełny tekst źródłaLeonenko, Nina. "Integration of fiber lasers in processes of mineral raw material processing". E3S Web of Conferences 56 (2018): 03020. http://dx.doi.org/10.1051/e3sconf/20185603020.
Pełny tekst źródłaLukyanenko, A. V., i T. E. Smolyarova. "Alternative technology for creating nanostructures using Dip Pen Nanolithography". Физика и техника полупроводников 52, nr 5 (2018): 519. http://dx.doi.org/10.21883/ftp.2018.05.45863.52.
Pełny tekst źródłaLiu, Xiao Xiao, Jing Bo Shao i Ling Ling Zhao. "A New Spatial Correlation Model Based on the Distributed RC-∏ Model". Advanced Materials Research 989-994 (lipiec 2014): 2204–7. http://dx.doi.org/10.4028/www.scientific.net/amr.989-994.2204.
Pełny tekst źródłaBoyes, E. D. "LVEDS For Advanced Materials and Semiconductor Technologies". Microscopy and Microanalysis 5, S2 (sierpień 1999): 314–15. http://dx.doi.org/10.1017/s1431927600014896.
Pełny tekst źródła