Kliknij ten link, aby zobaczyć inne rodzaje publikacji na ten temat: Power hardware in loop.

Książki na temat „Power hardware in loop”

Utwórz poprawne odniesienie w stylach APA, MLA, Chicago, Harvard i wielu innych

Wybierz rodzaj źródła:

Sprawdź 50 najlepszych książek naukowych na temat „Power hardware in loop”.

Przycisk „Dodaj do bibliografii” jest dostępny obok każdej pracy w bibliografii. Użyj go – a my automatycznie utworzymy odniesienie bibliograficzne do wybranej pracy w stylu cytowania, którego potrzebujesz: APA, MLA, Harvard, Chicago, Vancouver itp.

Możesz również pobrać pełny tekst publikacji naukowej w formacie „.pdf” i przeczytać adnotację do pracy online, jeśli odpowiednie parametry są dostępne w metadanych.

Przeglądaj książki z różnych dziedzin i twórz odpowiednie bibliografie.

1

Hardware-in-the-Loop simulation: A scalable, component-based, time-triggered hardware-in-the-loop simulation framework. Saarbrücken: VDM Verl. Dr. Müller, 2008.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
2

D, Sable, i Goddard Space Flight Center, red. Space platform power system hardware testbed: Final report. Greenbelt, MD: NASA Goddard Space Flight Center, 1991.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
3

Stepp, Ronald K. Electronic combat hardware-in-the-loop testing in an open air environment. Monterey, Calif: Naval Postgraduate School, 1994.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
4

hler, Christian Ko. Enhancing embedded systems simulation: A Chip-Hardware-in-the-loop simulation framework. Wiesbaden: Vieweg + Teubner, 2011.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
5

Tripathi, Saurabh Mani, i Francisco M. Gonzalez-Longatt, red. Real-Time Simulation and Hardware-in-the-Loop Testing Using Typhoon HIL. Singapore: Springer Nature Singapore, 2023. http://dx.doi.org/10.1007/978-981-99-0224-8.

Pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
6

The power of assertions in SystemVerilog. New York: Springer, 2010.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
7

Karimi-Ghartemani, Masoud. Enhanced Phase-Locked Loop Structures for Power and Energy Applications. Hoboken, NJ: John Wiley & Sons, Inc, 2014. http://dx.doi.org/10.1002/9781118795187.

Pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
8

Karimi-Ghartemani, Masoud. Enhanced phase-locked loop structures for power and energy applications. Hoboken, New Jersey: IEEE Press/Wiley, 2014.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
9

Singh, Gaurav, i Sandeep K. Shukla. Low Power Hardware Synthesis from Concurrent Action-Oriented Specifications. New York, NY: Springer New York, 2010. http://dx.doi.org/10.1007/978-1-4419-6481-6.

Pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
10

Shafique, Muhammad, i Jörg Henkel. Hardware/Software Architectures for Low-Power Embedded Multimedia Systems. New York, NY: Springer New York, 2011. http://dx.doi.org/10.1007/978-1-4419-9692-3.

Pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
11

Singh, Gaurav. Low power hardware synthesis from concurrent action-oriented specifications. New York: Springer, 2010.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
12

Shafique, Muhammad. Hardware/Software Architectures for Low-Power Embedded Multimedia Systems. New York, NY: Springer Science+Business Media, LLC, 2011.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
13

Machin, James R. An analysis of the Longbow HELLFIRE hardware in the loop lot acceptance plan. Monterey, Calif: Naval Postgraduate School, 1994.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
14

Lee, Murrer Robert, i Society of Photo-optical Instrumentation Engineers., red. Technologies for synthetic environments: Hardware-in-the-loop testing : 9-11 April 1996, Orlando, Florida. Bellingham, Wash: SPIE, 1996.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
15

Badorf, Michael G. Power electronic building block network simulation testbed stability criteria and hardware validation studies. Monterey, Calif: Naval Postgraduate School, 1997.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
16

Murrer, Robert Lee. Technologies for synthetic environments: Hardware-in-the-loop testing XII : 10 April 2007, Orlando, Florida, USA. Bellingham, Wash: SPIE, 2007.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
17

Lee, Murrer Robert, i Society of Photo-optical Instrumentation Engineers., red. Technologies for synthetic environments: Hardware-in-the-loop testing III : 13-15 April 1998, Orlando, Florida. Bellingham, Wash., USA: SPIE, 1998.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
18

Lee, Murrer Robert, i Society of Photo-optical Instrumentation Engineers., red. Technologies for synthetic environments: Hardware-in-the-loop testing II : 21-23 April 1997, Orlando, Florida. Bellingham, Wash., USA: SPIE, 1997.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
19

Lee, Murrer Robert, i Society of Photo-optical Instrumentation Engineers., red. Technologies for synthetic environments: Hardware-in-the-loop testing IV : 5-7 April 1999, Orlando, Florida. Bellingham, Wash., USA: SPIE, 1999.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
20

Murrer, Robert Lee. Technologies for synthetic environments: Hardware-in-the-loop testing XII : 10 April 2007, Orlando, Florida, USA. Redaktor Society of Photo-optical Instrumentation Engineers. Bellingham, Wash: SPIE, 2007.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
21

Calif.) Technologies for Synthetic Evironments: Hardware-in-the-Loop (Conference) (18th 2013 Burlingame. Technologies for Synthetic Evironments: Hardware-in-the-Loop XVIII: 2 May 2013, Baltimore, Maryland, United States. Redaktorzy Buford James A. Jr, Murrer Robert Lee Jr, Ballard Gary H i SPIE (Society). Bellingham, Washington, USA: SPIE, 2013.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
22

Osakeyhtio, Imatran Voima, i U.S. Nuclear Regulatory Commission. Office of Nuclear Regulatory Research., red. Assessment study of RELAP5/MOD2 against IVO loop seal tests. Washington, DC: U.S. Nuclear Regulatory Commission, 1992.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
23

Hillberg, Seppo. Full scale loop seal experiments with TRACE V5 Patch 1. Washington, DC: U.S. Nuclear Regulatory Commission, 2011.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
24

Osakeyhtiö, Imatran Voima, i U.S. Nuclear Regulatory Commission. Office of Nuclear Regulatory Research, red. Assessment study of RELAP5/MOD2 against IVO loop seal tests. Washington, DC: U.S. Nuclear Regulatory Commission, 1992.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
25

Buford, James A., i Robert Lee Murrer. Technologies for synthetic environments: Hardware-in-the-loop testing XIV : 13 April 2009, Orlando, Florida, United States. Bellingham, Wash: SPIE, 2009.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
26

Buford, James A. Technologies for synthetic environments: Hardware-in-the-loop, XVII : 25-26 April 2012, Baltimore, Maryland, United States. Bellingham, Washington: SPIE, 2012.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
27

(Society), SPIE, red. Technologies for synthetic environments: Hardware-in-the-loop XVI : 27-28 April 2011, Orlando, Florida, United States. Bellingham, Wash: SPIE, 2011.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
28

Lee, Murrer Robert, i Society of Photo-optical Instrumentation Engineers., red. Technologies for synthetic environments: Hardware-in-the-loop testing V : 24-26 April, 2000, Orlando, [Florida] USA. Bellingham, Wash: SPIE, 2000.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
29

Lee, Murrer Robert, i Society of Photo-optical Instrumentation Engineers., red. Technologies for synthetic environments: Hardware-in-the-loop testing VI : 16-18 April, 2001, Orlando, [Florida] USA. Bellingham, Washington: SPIE, 2001.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
30

Lee, Murrer Robert, i Society of Photo-optical Instrumentation Engineers., red. Technologies for synthetic environments: Hardware-in-the-loop testing IX : 13-14 April, 2004, Orlando, Florida, USA. Bellingham, Wash: SPIE, 2004.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
31

Murrer, Robert Lee. Technologies for synthetic environments: Hardware-in-the-loop testing XIII : 17-18 March 2008, Orlando, Florida, USA. Redaktor Society of Photo-optical Instrumentation Engineers. Bellingham, Wash: SPIE, 2008.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
32

Murrer, Robert Lee, i Scott B. Mobley. Technologies for synthetic environments: Hardware-in-the-loop XVI : 27-28 April 2011, Orlando, Florida, United States. Redaktor SPIE (Society). Bellingham, Wash: SPIE, 2011.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
33

Lee, Murrer Robert, i Society of Photo-optical Instrumentation Engineers., red. Technologies for synthetic environments: Hardware-in-the-loop testing VII : 1-2 April, 2002, Orlando, [Florida] USA. Bellingham, Wash: SPIE, 2002.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
34

Lee, Murrer Robert, Society of Photo-optical Instrumentation Engineers. i Ball Aerospace & Technologies Corporation (USA), red. Technologies for synthetic environments: Hardware-in-the-loop testing X : 29-30 March, 2005, Orlando, Florida, USA. Bellingham, Wash: SPIE, 2005.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
35

Buford, James A., i Robert Lee Murrer. Technologies for synthetic environments: Hardware-in-the-loop testing XV : 7-8 April 2010, Orlando, Florida, United States. Redaktor SPIE (Society). Bellingham, Wash: SPIE, 2010.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
36

Holman, Garry S. Application of reliability techniques to prioritize BWR recirculation loop welds for in-service inspection. Washington, DC: Division of Engineering, Office of Nuclear Regulatory Research, U.S. Nuclear Regulatory Commission, 1989.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
37

M, Haraburda Francis, i United States. National Aeronautics and Space Administration., red. Space Station Freedom electrical power system hardware commonality with the United States Polar Platform. [Washington, DC]: National Aeronautics and Space Administration, 1989.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
38

service), SpringerLink (Online, red. Designing embedded processors: A low power perspective. Dordrecht: Springer, 2007.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
39

L, Auflick J., Haney L. N, U.S. Nuclear Regulatory Commission. Division of Safety Issue Resolution., Idaho National Engineering Laboratory i EG & G Idaho., red. Assessment of ISLOCA risk-methodology and application to a Westinghouse four-loop ice condenser plant. Washington, DC: Division of Safety Issue Resolution, Office of Nuclear Regulatory Research, U.S. Nuclear Regulatory Commission, 1992.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
40

Nora, O'Neill-Rood, i Dryden Flight Research Facility, red. The Aerospace Energy Systems Laboratory: Hardware and software implementation. Edwards, Calif: National Aeronautics and Space Administration, Ames Research Center, Dryden Flight Research Facility, 1989.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
41

1949-, Bradley David J., red. Exploring the IBM PC Power Series: The instant insider's guide to IBM's revolutionary new personal computers. Gulf Breeze, FL: Maximum Press, 1996.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
42

Frankel, Justin. MP3 Power: With Winamp. Cincinnati: Muska & Lipman Publishing, 1999.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
43

Tuijl, Ed A. J. M. van., red. Power trade-offs and low-power in analog CMOS ICs. Boston: Kluwer Academic Publishers, 2002.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
44

Cramond, Wallis R. Shutdown decay heat removal analysis of a combustion engineering 2-loop pressurized water reactor: Case study. Washington, DC: Division of Reactor and Plant Systems, Office of Nuclear Regulatory Research, U.S. Nuclear Regulatory Commission, 1987.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
45

Young, Cynthia Y. Power PC Hardware Guide. Pearson Education, Limited, 2000.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
46

Preve, Francis. Power Tools: Software for Loop Music. Backbeat Books, 2004.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
47

Joshi, Adit. Automotive Applications of Hardware-in-the-Loop (HIL) Simulation. SAE International, 2019. http://dx.doi.org/10.4271/9781468600070.

Pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
48

Automotive Applications of Hardware-In-the-Loop (HIL) Simulation. SAE International, 2019.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
49

NPSAT1 Attitude Control Subsystem Hardware-in-the-Loop Simulation. Storming Media, 2003.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
50

Joshi, Adit. Automotive Applications of Hardware-In-the-Loop (HIL) Simulation. SAE International, 2019.

Znajdź pełny tekst źródła
Style APA, Harvard, Vancouver, ISO itp.
Oferujemy zniżki na wszystkie plany premium dla autorów, których prace zostały uwzględnione w tematycznych zestawieniach literatury. Skontaktuj się z nami, aby uzyskać unikalny kod promocyjny!

Do bibliografii