Artykuły w czasopismach na temat „ELECTRONIC AND DESIGN AUTOMATION (EDA)”
Utwórz poprawne odniesienie w stylach APA, MLA, Chicago, Harvard i wielu innych
Sprawdź 50 najlepszych artykułów w czasopismach naukowych na temat „ELECTRONIC AND DESIGN AUTOMATION (EDA)”.
Przycisk „Dodaj do bibliografii” jest dostępny obok każdej pracy w bibliografii. Użyj go – a my automatycznie utworzymy odniesienie bibliograficzne do wybranej pracy w stylu cytowania, którego potrzebujesz: APA, MLA, Harvard, Chicago, Vancouver itp.
Możesz również pobrać pełny tekst publikacji naukowej w formacie „.pdf” i przeczytać adnotację do pracy online, jeśli odpowiednie parametry są dostępne w metadanych.
Przeglądaj artykuły w czasopismach z różnych dziedzin i twórz odpowiednie bibliografie.
Camp, B. H. "Electronic Design Automation (EDA '84)". Electronics and Power 31, nr 4 (1985): 327. http://dx.doi.org/10.1049/ep.1985.0202.
Pełny tekst źródłaHuang, Guyue, Jingbo Hu, Yifan He, Jialong Liu, Mingyuan Ma, Zhaoyang Shen, Juejian Wu i in. "Machine Learning for Electronic Design Automation: A Survey". ACM Transactions on Design Automation of Electronic Systems 26, nr 5 (5.06.2021): 1–46. http://dx.doi.org/10.1145/3451179.
Pełny tekst źródłaHenkel, Jorg. "Open-Source Electronic Design Automation (EDA) Tools". IEEE Design & Test 38, nr 2 (kwiecień 2021): 4. http://dx.doi.org/10.1109/mdat.2021.3066119.
Pełny tekst źródłaTian, Zeyu. "Introduction to machine leaning in electronic design automation (EDA)". Applied and Computational Engineering 6, nr 1 (14.06.2023): 520–26. http://dx.doi.org/10.54254/2755-2721/6/20230849.
Pełny tekst źródłaKim, TaeWoong, i SoYoung Kim. "Electronic design automation requirements for R2R printing foundry". Flexible and Printed Electronics 7, nr 1 (4.02.2022): 013001. http://dx.doi.org/10.1088/2058-8585/ac4d3d.
Pełny tekst źródłaPatterson, E. B., P. G. Holmes i D. Morley. "Electronic design automation (EDA) techniques for the design of power electronic control systems". IEE Proceedings G Circuits, Devices and Systems 139, nr 2 (1992): 191. http://dx.doi.org/10.1049/ip-g-2.1992.0033.
Pełny tekst źródłaLiu, Yong Qin, Guo Qiang Li, Zhi Ping Zhu i Bao Hui Guo. "Design and Implementation of Automatic Schematics Verification Platform". Advanced Materials Research 529 (czerwiec 2012): 343–46. http://dx.doi.org/10.4028/www.scientific.net/amr.529.343.
Pełny tekst źródłaChu, Hong-Son, Oka Kurniawan, Wenzu Zhang, Dongying Li i Er-Ping Li. "Integrated System-Level Electronic Design Automation (EDA) for Designing Plasmonic Nanocircuits". IEEE Transactions on Nanotechnology 11, nr 4 (lipiec 2012): 731–38. http://dx.doi.org/10.1109/tnano.2012.2194507.
Pełny tekst źródłaCHAN, PHILIP C. "DESIGN AUTOMATION FOR MULTICHIP MODULE — ISSUES AND STATUS". International Journal of High Speed Electronics and Systems 02, nr 04 (grudzień 1991): 263–85. http://dx.doi.org/10.1142/s0129156491000132.
Pełny tekst źródłaMirkovic, Dejan, i Predrag Petkovic. "Design automation of ΔΣ switched capacitor modulators using spice and MATLAB". Serbian Journal of Electrical Engineering 11, nr 1 (2014): 47–59. http://dx.doi.org/10.2298/sjee131017005m.
Pełny tekst źródłaLi, Weihui, Haoyu Wen i Peiji Duan. "Key technologies and international trends in EDA field of digital IC design: a patent analysis". SHS Web of Conferences 140 (2022): 01020. http://dx.doi.org/10.1051/shsconf/202214001020.
Pełny tekst źródłaPereira Bitencourt, Tulio, Fábio Luís Livi Ramos i Sergio Bampi. "AV1 Arithmetic Encoder Design on Open-Source EDA". Journal of Integrated Circuits and Systems 17, nr 2 (17.09.2022): 1–9. http://dx.doi.org/10.29292/jics.v17i2.564.
Pełny tekst źródłaLi, Xue Mei, i Li Li. "Implementation of the DES Algorithm on EDA Box". Applied Mechanics and Materials 325-326 (czerwiec 2013): 1702–5. http://dx.doi.org/10.4028/www.scientific.net/amm.325-326.1702.
Pełny tekst źródłaJoyner, William H. "The Design Automation Conference and the Early Days of EDA". IEEE Design & Test 31, nr 2 (kwiecień 2014): 28–31. http://dx.doi.org/10.1109/mdat.2014.2312091.
Pełny tekst źródłaJin, Lin, i Qiang Liu. "Study on Mechanical and Electrical Automation with System Design of Frequency Meter Based on EDA Technology". Applied Mechanics and Materials 387 (sierpień 2013): 356–59. http://dx.doi.org/10.4028/www.scientific.net/amm.387.356.
Pełny tekst źródłaEvans, Tristan M., Quang Le, Balaji Narayanasamy, Yarui Peng, Fang Luo i H. Alan Mantooth. "Development of EDA Techniques for Power Module EMI Modeling and Layout Optimization". International Symposium on Microelectronics 2019, nr 1 (1.10.2019): 000193–98. http://dx.doi.org/10.4071/2380-4505-2019.1.000193.
Pełny tekst źródłaZhang, Zi Sheng, Yi Wang, Chun Sheng Wang, Jin Cui i Zhi Qiang Liu. "The Control of High Voltage Electrostatic Precipitator Based on EDA". Advanced Materials Research 910 (marzec 2014): 336–39. http://dx.doi.org/10.4028/www.scientific.net/amr.910.336.
Pełny tekst źródłaAmmes, Gabriel, Paulo Francisco Butzen, André Inácio Reis i Renato Ribas. "Two-Level and Multilevel Approximate Logic Synthesis". Journal of Integrated Circuits and Systems 17, nr 3 (25.01.2023): 1–14. http://dx.doi.org/10.29292/jics.v17i3.661.
Pełny tekst źródłaACITO, Bill. "“A Cross-Domain, System Planning Methodology”". International Symposium on Microelectronics 2018, nr 1 (1.10.2018): 000005–12. http://dx.doi.org/10.4071/2380-4505-2018.1.000005.
Pełny tekst źródłaThanh, Toi Le, Lac Truong Tri i Trang Hoang. "A Methodology to Design Static NCL Libraries". Journal of Low Power Electronics and Applications 12, nr 2 (6.06.2022): 31. http://dx.doi.org/10.3390/jlpea12020031.
Pełny tekst źródłaTri, Lac Truong, Toi Le Thanh i Trang Hoang. "A Solution to Design Semi-static Null Convention Logic Cell Libraries". International Journal of Circuits, Systems and Signal Processing 15 (18.11.2021): 1666–75. http://dx.doi.org/10.46300/9106.2021.15.180.
Pełny tekst źródłaYoshikawa, Masaya, i Hidekazu Terai. "Hierarchical Parallel Placement Using a Genetic Algorithm for Realizing Low Power Consumption". Journal of Advanced Computational Intelligence and Intelligent Informatics 11, nr 2 (20.02.2007): 168–75. http://dx.doi.org/10.20965/jaciii.2007.p0168.
Pełny tekst źródłaChen, Chuandong, Rongshan Wei, Shaohao Wang i Wei Hu. "Novel Verification Method for Timing Optimization Based on DPSO". VLSI Design 2018 (21.03.2018): 1–8. http://dx.doi.org/10.1155/2018/8258397.
Pełny tekst źródłaThakral, Shaveta, i Dipali Bansal. "High functionality reversible arithmetic logic unit". International Journal of Electrical and Computer Engineering (IJECE) 10, nr 3 (1.06.2020): 2329. http://dx.doi.org/10.11591/ijece.v10i3.pp2329-2335.
Pełny tekst źródłaМалышев, Н. М., i С. В. Рыбкин. "ОСОБЕННОСТЬ РАЗРАБОТКИ САПР ДЛЯ ПРОЕКТИРОВАНИЯ И ВЕРИФИКАЦИИ КОНФИГУРАЦИИ ПЛИС". NANOINDUSTRY Russia 96, nr 3s (15.06.2020): 270–76. http://dx.doi.org/10.22184/1993-8578.2020.13.3s.270.276.
Pełny tekst źródłaChen, Xinyu, Renjie Li, Yueyao Yu, Yuanwen Shen, Wenye Li, Yin Zhang i Zhaoyu Zhang. "POViT: Vision Transformer for Multi-Objective Design and Characterization of Photonic Crystal Nanocavities". Nanomaterials 12, nr 24 (9.12.2022): 4401. http://dx.doi.org/10.3390/nano12244401.
Pełny tekst źródłaSaif, Sherif M., Mohamed Dessouky, M. Watheq El-Kharashi, Hazem Abbas i Salwa Nassar. "A Platform for Placement of Analog Integrated Circuits Using Satisfiability Modulo Theories". Journal of Circuits, Systems and Computers 25, nr 05 (25.02.2016): 1650047. http://dx.doi.org/10.1142/s021812661650047x.
Pełny tekst źródłaMuthukrishnan, Prathiba, i Sivanantham Sathasivam. "A Technical Survey on Delay Defects in Nanoscale Digital VLSI Circuits". Applied Sciences 12, nr 18 (10.09.2022): 9103. http://dx.doi.org/10.3390/app12189103.
Pełny tekst źródłaChen, Yonghao, Tianrui Li, Xiaojie Chen, ZhiGang Cai i Tao Su. "High-Frequency Systolic Array-Based Transformer Accelerator on Field Programmable Gate Arrays". Electronics 12, nr 4 (6.02.2023): 822. http://dx.doi.org/10.3390/electronics12040822.
Pełny tekst źródłaCuriac, Christian-Daniel, Alex Doboli i Daniel-Ioan Curiac. "Co-Occurrence-Based Double Thresholding Method for Research Topic Identification". Mathematics 10, nr 17 (30.08.2022): 3115. http://dx.doi.org/10.3390/math10173115.
Pełny tekst źródłaNieto Ramírez, Nathaly, i Rubén Darío Nieto Londoño. "DISEÑO ASÍNCRONO DE LAS FUNCIONES DE TRANSFORMACIÓN DEL ALGORITMO THREEFISH-256." Revista de Investigaciones Universidad del Quindío 25, nr 1 (28.03.2014): 134–40. http://dx.doi.org/10.33975/riuq.vol25n1.164.
Pełny tekst źródłaAli, Md Liakot, Md Shazzatur Rahman i Fakir Sharif Hossain. "Design of a BIST implemented AES crypto-processor ASIC". PLOS ONE 16, nr 11 (16.11.2021): e0259956. http://dx.doi.org/10.1371/journal.pone.0259956.
Pełny tekst źródłaIbrahimy, Muhammad Ibn. "FPGA Implementation of Multiplier for Floating-Point Numbers Based on IEEE 754-2008 Standard". Journal of Communications Technology, Electronics and Computer Science 1 (22.10.2015): 1. http://dx.doi.org/10.22385/jctecs.v1i0.2.
Pełny tekst źródłaHussain, Inamul, i Saurabh Chaudhury. "Design of energy-efficient multiplier based on 3:2 compressor". IAES International Journal of Robotics and Automation (IJRA) 10, nr 1 (1.03.2021): 51. http://dx.doi.org/10.11591/ijra.v10i1.pp51-58.
Pełny tekst źródłaWei Kai, Woo, Nabihah Ahmad i Mohamad Hairol Jabbar. "Design of low power 8-bit gate-diffusion input (GDI) full adder using variable body bias (VBB) technique in 90nm technology". Indonesian Journal of Electrical Engineering and Computer Science 14, nr 2 (1.05.2019): 912. http://dx.doi.org/10.11591/ijeecs.v14.i2.pp912-920.
Pełny tekst źródłaDossis, M., i G. Dimitriou. "Are HLS Tools Healthy? The C-Cubed Project". Engineering, Technology & Applied Science Research 5, nr 2 (20.04.2015): 790–94. http://dx.doi.org/10.48084/etasr.557.
Pełny tekst źródłaLuo, Xiaoting, Zhiheng Huang, Shuanjin Wang, Min Xiao, Yuezhong Meng, Hui Yan, Qizhuo Li i Gang Wang. "Simulation of TSV Protrusion in 3DIC Integration by Directly Loading on Coarse-Grained Phase-Field Crystal Model". Electronics 11, nr 2 (11.01.2022): 221. http://dx.doi.org/10.3390/electronics11020221.
Pełny tekst źródłaMarkov, Igor L. "EDA: Synergy or sum of the parts? [review of "Electronic Design Automation: Synthesis, Verification and Test (Systems on Silicon" (Wang, L.-T., Eds., et al; 2009)]". IEEE Design & Test of Computers 28, nr 1 (styczeń 2011): 78–79. http://dx.doi.org/10.1109/mdt.2011.13.
Pełny tekst źródłaAhmad, Afaq, Sabir Hussain, M. A. Raheem, Ahmed Al Maashri, Sayyid Samir Al Busaidi i Medhat Awadalla. "ASIC vs FPGA based Implementations of Built-In Self-Test". International Journal of Advanced Natural Sciences and Engineering Researches 7, nr 6 (13.07.2023): 14–20. http://dx.doi.org/10.59287/ijanser.942.
Pełny tekst źródłaShylashree, N., Yatish D. Vahvale, N. Praveena i A. S. Mamatha. "Design and Implementation of 64-bit SRAM and CAM on Cadence and Open-source environment". International Journal of Circuits, Systems and Signal Processing 15 (14.07.2021): 586–94. http://dx.doi.org/10.46300/9106.2021.15.65.
Pełny tekst źródłaSu, Hao, Shubin Yan, Xiaoyu Yang, Jing Guo, Jinxi Wang i Ertian Hua. "Sensing Features of the Fano Resonance in an MIM Waveguide Coupled with an Elliptical Ring Resonant Cavity". Applied Sciences 10, nr 15 (24.07.2020): 5096. http://dx.doi.org/10.3390/app10155096.
Pełny tekst źródłaQuynh, Nguyen Vu. "Using radial basis function neural network for PMSM to overcome the changing load". Vietnam Journal of Science and Technology 59, nr 2 (16.03.2021): 234–48. http://dx.doi.org/10.15625/2525-2518/59/2/14921.
Pełny tekst źródłaLillo, Paolo, Luca Mainetti, Vincenzo Mighali, Luigi Patrono i Piercosimo Rametta. "An ECA-based Semantic Architecture for IoT Building Automation Systems". Journal of Communications Software and Systems 12, nr 1 (22.03.2016): 24. http://dx.doi.org/10.24138/jcomss.v12i1.88.
Pełny tekst źródłaRamadan, Tarek. "SYSTEM-LEVEL, POST-LAYOUT ELECTRICAL ANALYSIS FOR HIGH-DENSITY ADVANCED PACKAGING". Additional Conferences (Device Packaging, HiTEC, HiTEN, and CICMT) 2019, DPC (1.01.2019): 000856–77. http://dx.doi.org/10.4071/2380-4491-2019-dpc-presentation_wp1_015.
Pełny tekst źródłaBoukorca, Ahcene, Ladjel Bellatreche, Sid-Ahmed Benali Senouci i Zoé Faget. "Coupling Materialized View Selection to Multi Query Optimization". International Journal of Data Warehousing and Mining 11, nr 2 (kwiecień 2015): 62–84. http://dx.doi.org/10.4018/ijdwm.2015040104.
Pełny tekst źródłaSaxena, Rimjhim, i Kiran Sharma. "Delay Optimization and Power Optimization of 4-Bit ALU Designed in FS-GDI Technique". SMART MOVES JOURNAL IJOSCIENCE 6, nr 2 (1.02.2020): 1–12. http://dx.doi.org/10.24113/ijoscience.v6i2.264.
Pełny tekst źródłaNaik Dessai, Sanket Suresh. "Design and Implementation of an Ethernet MAC IP Core for Embedded Applications". International Journal of Reconfigurable and Embedded Systems (IJRES) 3, nr 3 (1.11.2014): 85. http://dx.doi.org/10.11591/ijres.v3.i3.pp85-97.
Pełny tekst źródłaZhu, Qing. "Data Mining Software Tools and Methodologies for VLSI Design". WSEAS TRANSACTIONS ON ELECTRONICS 13 (1.03.2022): 1–10. http://dx.doi.org/10.37394/232017.2022.13.1.
Pełny tekst źródłaSun, Si Tong, An Gang Tian i De Cai Zhuang. "The Design of Electronic Code Lock". Advanced Materials Research 267 (czerwiec 2011): 1001–4. http://dx.doi.org/10.4028/www.scientific.net/amr.267.1001.
Pełny tekst źródłaRhines, W. C. "Sociology of Design and EDA". IEEE Design & Test of Computers 23, nr 4 (kwiecień 2006): 304–10. http://dx.doi.org/10.1109/mdt.2006.103.
Pełny tekst źródła