Littérature scientifique sur le sujet « Programmable Dataplanes »
Créez une référence correcte selon les styles APA, MLA, Chicago, Harvard et plusieurs autres
Sommaire
Consultez les listes thématiques d’articles de revues, de livres, de thèses, de rapports de conférences et d’autres sources académiques sur le sujet « Programmable Dataplanes ».
À côté de chaque source dans la liste de références il y a un bouton « Ajouter à la bibliographie ». Cliquez sur ce bouton, et nous générerons automatiquement la référence bibliographique pour la source choisie selon votre style de citation préféré : APA, MLA, Harvard, Vancouver, Chicago, etc.
Vous pouvez aussi télécharger le texte intégral de la publication scolaire au format pdf et consulter son résumé en ligne lorsque ces informations sont inclues dans les métadonnées.
Articles de revues sur le sujet "Programmable Dataplanes"
Sviridov, German, Marco Bonola, Angelo Tulumello, Paolo Giaccone, Andrea Bianco et Giuseppe Bianchi. « LOcAl DEcisions on Replicated States (LOADER) in programmable dataplanes : Programming abstraction and experimental evaluation ». Computer Networks 184 (janvier 2021) : 107637. http://dx.doi.org/10.1016/j.comnet.2020.107637.
Texte intégralMisa, Chris. « Designing Traffic Monitoring Systems for Self-Driving Networks ». ACM SIGMETRICS Performance Evaluation Review 51, no 2 (28 septembre 2023) : 85–87. http://dx.doi.org/10.1145/3626570.3626602.
Texte intégralSilva, Rui, Daniel Corujo, José Quevedo et Rui Aguiar. « In‐network computing—challenges and opportunities ». Internet Technology Letters, 17 octobre 2023. http://dx.doi.org/10.1002/itl2.487.
Texte intégralThèses sur le sujet "Programmable Dataplanes"
Jose, Matthews. « In-network real-value computation on programmable switches ». Electronic Thesis or Diss., Université de Lorraine, 2023. http://docnum.univ-lorraine.fr/ulprive/DDOC_T_2023_0057_JOSE.pdf.
Texte intégralThe advent of new-generation programmable switch ASICs have compelled the network community to rethink operation of networks. The ability to reconfigure the dataplane packet processing logic without changing the underlying hardware and the introduction of stateful memory primitives have resulted in a surge in interest and use-cases that can be offloaded onto the dataplane. However, programmable switches still do not support real-value computation and forcing the use of external servers or middle boxes to perform these operations. To fully realize the capability of in-network processing, our contributions propose to add support for real-value operations on the switch. This is achieved by leveraging mathematical lookup tables for building pipelines to compute a real-value functions. We start by developing procedures for computing basic elementary operations, keeping in mind the constraints and limitations of a programmable switch. These procedures are a combination of lookup tables and native operations provided by the switch. A given function is decomposed into a representation that highlights its constituent elementary operations and the dependencies between them. A pipeline is constructed by stitching together the predefined procedures for each elementary operation based on the representation. Several, reduction and resource optimization techniques are also applied before the final pipeline is deployed onto the switch. This process was further expanded to scale multiple switches in the network, enabling even larger functions to be deployed on the switch. The project was the first to investigate a generic framework for building pipelines for real-value computation. Our prototype on Barefoot Tofino switch shows the efficiency of our system for in-network computation of different types of operations and its application for in-network logistic regression models used for classification problems and time series functions like ARIMA for DDoS detection. Our evaluations show that reaching a relative error below 5% or even 1% is possible with a low amount of resources making it a viable approach to support complex functions and algorithms
Shaker, Maher. « A Dataplane Programmable Traffic Marker using Packet Value Concept ». Thesis, Karlstads universitet, Institutionen för matematik och datavetenskap (from 2013), 2021. http://urn.kb.se/resolve?urn=urn:nbn:se:kau:diva-85825.
Texte intégralRealtids Känsliga nätverksapplikationer utvecklas och kräver ultra-låg latens för att nå önskad QoS. Befintliga lösningar på detta problem tillämpar AQM på en enda kö och stöder inte tjänst differentiering och behandlar alla paket lika. Det nyligen föreslagna ramverket per packet value löser problemet genom att stödja tjänst differentiering på en kö och införa mer avancerade policyer för resursdelning. Ramverket per packet value implementeras och testas i en mjukvaru miljö utan möjlighet att studera prestanda på hårdvaru utrustning. Denna avhandling använder P4 för att designa och implementera en packet value marker på dataplan programmerbara enheter. Markern bör kunna stödja flera resursdelning principer, följa resursdelning principer exakt, och inte vara bottlenecken i nätverket. En hårdvaruoberoende packet value marker är designad och modifierad med hårdvaruberoende P4-konstruktioner för att passa implementerings kraven för en Tofino switch och en Netronome smart NIC. Slumpmässig talgenerering och resursbegränsning resulterar i en misslyckad implementering av en marker på Tofino med detta tillvägagångssätt. Utvärdering med hjälp av en testbädd med en Netronome marker visar att ett enanvändarscenario och en slumptalsgenerator orsakar lägre genomströmning och högre latens jämfört med forwarding. Resultaten visar att denna metod för Markern är felaktig när man tillämpar policyer vid lägre genomströmningar. Utvärderingen visar också att det maximala antalet användare begränsas av minnet och antalet policyer som stöds. Denna utvärdering ger inblick i hur en sådan marking algoritm är designad och svårigheterna med implementering för olika hårdvara.
Actes de conférences sur le sujet "Programmable Dataplanes"
Cesen, Fabricio E. Rodriguez, P. Gyanesh Kumar Patra, Christian Esteve Rothenberg et Gergely Pongracz. « Design, Implementation and Evaluation of IPv4/IPv6 Longest Prefix Match support in P4 Dataplanes ». Dans XVII Workshop em Desempenho de Sistemas Computacionais e de Comunicação. Sociedade Brasileira de Computação - SBC, 2018. http://dx.doi.org/10.5753/wperformance.2018.3319.
Texte intégralSantos, Alexandre, José Quevedo et Daniel Corujo. « Realizing Zenoh with programmable dataplanes ». Dans ANCS '21 : Symposium on Architectures for Networking and Communications Systems. New York, NY, USA : ACM, 2021. http://dx.doi.org/10.1145/3493425.3502761.
Texte intégralAgape, Andrei-Alexandru, Madalin Claudiu Danceanu, Rene Rydhof Hansen et Stefan Schmid. « P4Fuzz : Compiler Fuzzer forDependable Programmable Dataplanes ». Dans ICDCN '21 : International Conference on Distributed Computing and Networking 2021. New York, NY, USA : ACM, 2020. http://dx.doi.org/10.1145/3427796.3427798.
Texte intégralGlebke, Rene, Dirk Trossen, Ike Kunze, David Lou, Jan Ruth, Mirko Stoffers et Klaus Wehrle. « Service-based Forwarding via Programmable Dataplanes ». Dans 2021 IEEE 22nd International Conference on High Performance Switching and Routing (HPSR). IEEE, 2021. http://dx.doi.org/10.1109/hpsr52026.2021.9481814.
Texte intégralSultana, Nik, Deborah Shands et Vinod Yegneswaran. « A case for remote attestation in programmable dataplanes ». Dans HotNets '22 : The 21st ACM Workshop on Hot Topics in Networks. New York, NY, USA : ACM, 2022. http://dx.doi.org/10.1145/3563766.3564100.
Texte intégralHou, Kaiyu, Dhiraj Saharia, Vinod Yegneswaran et Phillip Porras. « LANTERN : Layered Adaptive Network Telemetry Collection for Programmable Dataplanes ». Dans CoNEXT 2023 : The 19th International Conference on emerging Networking EXperiments and Technologies. New York, NY, USA : ACM, 2023. http://dx.doi.org/10.1145/3630047.3630194.
Texte intégralBose, Abhik, Diptyaroop Maji, Prateek Agarwal, Nilesh Unhale, Rinku Shah et Mythili Vutukuru. « Leveraging Programmable Dataplanes for a High Performance 5G User Plane Function ». Dans APNet 2021 : 5th Asia-Pacific Workshop on Networking. New York, NY, USA : ACM, 2021. http://dx.doi.org/10.1145/3469393.3469400.
Texte intégralPontarelli, Salvatore, Valerio Bruschi, Marco Bonola et Giuseppe Bianchi. « On offloading programmable SDN controller tasks to the embedded microcontroller of stateful SDN dataplanes ». Dans 2017 IEEE Conference on Network Softwarization (NetSoft). IEEE, 2017. http://dx.doi.org/10.1109/netsoft.2017.8004225.
Texte intégralPatronas, Giannis, Dimitris Syrivelis, Paraskevas Bakopoulos, Prethvi Kashinkunti, Louis Capps, Nikos Argyris, Nikos Terzenidis et al. « Software-defined, programmable L1 dataplane : demonstration of fabric hardware resilience using optical switches ». Dans Optical Fiber Communication Conference. Washington, D.C. : Optica Publishing Group, 2023. http://dx.doi.org/10.1364/ofc.2023.th2a.15.
Texte intégralVallejo, Juan Sebastian Mejia, Daniel Lazkani Feferman et Christian Esteve Rothenberg. « Network Address Translation using a Programmable Dataplane Processor ». Dans XVII Workshop em Desempenho de Sistemas Computacionais e de Comunicação. Sociedade Brasileira de Computação - SBC, 2018. http://dx.doi.org/10.5753/wperformance.2018.3333.
Texte intégral