Littérature scientifique sur le sujet « Power Chip on Chip »
Créez une référence correcte selon les styles APA, MLA, Chicago, Harvard et plusieurs autres
Consultez les listes thématiques d’articles de revues, de livres, de thèses, de rapports de conférences et d’autres sources académiques sur le sujet « Power Chip on Chip ».
À côté de chaque source dans la liste de références il y a un bouton « Ajouter à la bibliographie ». Cliquez sur ce bouton, et nous générerons automatiquement la référence bibliographique pour la source choisie selon votre style de citation préféré : APA, MLA, Harvard, Vancouver, Chicago, etc.
Vous pouvez aussi télécharger le texte intégral de la publication scolaire au format pdf et consulter son résumé en ligne lorsque ces informations sont inclues dans les métadonnées.
Articles de revues sur le sujet "Power Chip on Chip"
Tan, N., et S. Eriksson. « Low-power chip-to-chip communication circuits ». Electronics Letters 30, no 21 (13 octobre 1994) : 1732–33. http://dx.doi.org/10.1049/el:19941178.
Texte intégralYerman, AlexanderJ. « 4538170 Power chip package ». Microelectronics Reliability 26, no 3 (janvier 1986) : 594. http://dx.doi.org/10.1016/0026-2714(86)90686-4.
Texte intégralVali, S. Sadiq, K. B. Madhu Mohan, S. Sreenivasulu, S. S. Zahoor Ahmed et T. Muneer. « Low Power Encoding Technique for Network on Chip ». International Journal of Research Publication and Reviews 4, no 4 (27 avril 2023) : 4950–53. http://dx.doi.org/10.55248/gengpi.234.4.38292.
Texte intégralFOK, C. W., et D. L. PULFREY. « FULL-CHIP POWER-SUPPLY NOISE : THE EFFECT OF ON-CHIP POWER-RAIL INDUCTANCE ». International Journal of High Speed Electronics and Systems 12, no 02 (juin 2002) : 573–82. http://dx.doi.org/10.1142/s0129156402001472.
Texte intégralEireiner, M., S. Henzler, X. Zhang, J. Berthold et D. Schmitt-Landsiedel. « Impact of on-chip inductance on power supply integrity ». Advances in Radio Science 6 (26 mai 2008) : 227–32. http://dx.doi.org/10.5194/ars-6-227-2008.
Texte intégralLi, Jun Hui, Lei Han, Ji An Duan et Jue Zhong. « Features of Machine Variables in Thermosonic Flip Chip ». Key Engineering Materials 339 (mai 2007) : 257–62. http://dx.doi.org/10.4028/www.scientific.net/kem.339.257.
Texte intégralYin, Feng Ling, Bing Quan Huo, Hai Bo Wang et Long Cheng. « A Design for Power Supply Monitoring ». Advanced Materials Research 912-914 (avril 2014) : 1061–64. http://dx.doi.org/10.4028/www.scientific.net/amr.912-914.1061.
Texte intégralLaha, Soumyasanta, Savas Kaya, David W. Matolak, William Rayess, Dominic DiTomaso et Avinash Kodi. « A New Frontier in Ultralow Power Wireless Links : Network-on-Chip and Chip-to-Chip Interconnects ». IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems 34, no 2 (février 2015) : 186–98. http://dx.doi.org/10.1109/tcad.2014.2379640.
Texte intégralPathak, Divya, Houman Homayoun et Ioannis Savidis. « Smart Grid on Chip : Work Load-Balanced On-Chip Power Delivery ». IEEE Transactions on Very Large Scale Integration (VLSI) Systems 25, no 9 (septembre 2017) : 2538–51. http://dx.doi.org/10.1109/tvlsi.2017.2699644.
Texte intégralKose, Selçuk, et Eby G. Friedman. « Distributed On-Chip Power Delivery ». IEEE Journal on Emerging and Selected Topics in Circuits and Systems 2, no 4 (décembre 2012) : 704–13. http://dx.doi.org/10.1109/jetcas.2012.2226378.
Texte intégralThèses sur le sujet "Power Chip on Chip"
Belfiore, Guido, Laszlo Szilagyi, Ronny Henker et Frank Ellinger. « Low power laser driver design in 28nm CMOS for on-chip and chip-to-chip optical interconnect ». SPIE, 2015. https://tud.qucosa.de/id/qucosa%3A34801.
Texte intégralOchana, Andrew. « Power cycling of flip chip assemblies ». Thesis, Loughborough University, 2004. http://ethos.bl.uk/OrderDetails.do?uin=uk.bl.ethos.418328.
Texte intégralMischenko, Alexandre. « On-chip cooling and power generation ». Thesis, University of Cambridge, 2007. http://ethos.bl.uk/OrderDetails.do?uin=uk.bl.ethos.612857.
Texte intégralPeter, Eldhose. « Power efficient on-chip optical interconnects ». Thesis, IIT Delhi, 2016. http://localhost:8080/iit/handle/2074/7224.
Texte intégralWu, Wei-Chung. « On-chip charge pumps ». Diss., Georgia Institute of Technology, 2001. http://hdl.handle.net/1853/13451.
Texte intégralHamwi, Khawla. « Low Power Design Methodology and Photonics Networks on Chip for Multiprocessor System on Chip ». Thesis, Brest, 2013. http://www.theses.fr/2013BRES0029.
Texte intégralMultiprocessor systems on chip (MPSoC)s are strongly emerging as main components in high performance embedded systems. Several challenges can be determined in MPSoC design like the challenge which comes from interconnect infrastructure. Network-on-Chip (NOC) with multiple constraints to be satisfied is a promising solution for these challenges. ITRS predicts that hundreds of cores will be used in future generation system on chip (SoC) and thus raises the issue of scalability, bandwidth and implementation costs for NoCs. These issues are raised within the various technological trends in semiconductors and photonics. This PhD thesis advocates the use of NoC synthesis as the most appropriate approach to exploit these technological trends catch up with the applications requirements. Starting with several design methodologies based on FPGA technology and low power estimation techniques (HLS) for several IPs, we propose an ASIC implementation based on 3D Tezzaron technology. Multi-FPGA technology is used to validate MPSoC design with up to 64 processors with Butterfly NoC. NoC synthesis is based on a clustering of masters and slaves generating asymmetric architectures with appropriate support for very high bandwidth requests through Optical NoC (ONoC) while lower bandwidth requests are processed by electronic NoC. A linear programming is proposed as a solution to the NoC synthesis
Hamwi, Khawla. « Low Power Design Methodology and Photonics Networks on Chip for Multiprocessor System on Chip ». Electronic Thesis or Diss., Brest, 2013. http://www.theses.fr/2013BRES0029.
Texte intégralMultiprocessor systems on chip (MPSoC)s are strongly emerging as main components in high performance embedded systems. Several challenges can be determined in MPSoC design like the challenge which comes from interconnect infrastructure. Network-on-Chip (NOC) with multiple constraints to be satisfied is a promising solution for these challenges. ITRS predicts that hundreds of cores will be used in future generation system on chip (SoC) and thus raises the issue of scalability, bandwidth and implementation costs for NoCs. These issues are raised within the various technological trends in semiconductors and photonics. This PhD thesis advocates the use of NoC synthesis as the most appropriate approach to exploit these technological trends catch up with the applications requirements. Starting with several design methodologies based on FPGA technology and low power estimation techniques (HLS) for several IPs, we propose an ASIC implementation based on 3D Tezzaron technology. Multi-FPGA technology is used to validate MPSoC design with up to 64 processors with Butterfly NoC. NoC synthesis is based on a clustering of masters and slaves generating asymmetric architectures with appropriate support for very high bandwidth requests through Optical NoC (ONoC) while lower bandwidth requests are processed by electronic NoC. A linear programming is proposed as a solution to the NoC synthesis
Lai, Yin Hing. « High power flip-chip light emitting diode / ». View abstract or full-text, 2004. http://library.ust.hk/cgi/db/thesis.pl?ELEC%202004%20LAI.
Texte intégralIncludes bibliographical references (leaves 60-68). Also available in electronic version. Access restricted to campus users.
Singhal, Rohit. « Data integrity for on-chip interconnects ». Texas A&M University, 2003. http://hdl.handle.net/1969.1/5929.
Texte intégralOberle, Michael. « Low power systems-on-chip for biomedical applications / ». [S.l.] : [s.n.], 2002. http://e-collection.ethbib.ethz.ch/show?type=diss&nr=14509.
Texte intégralLivres sur le sujet "Power Chip on Chip"
Allard, Bruno, dir. Power Systems-On-Chip. Hoboken, NJ, USA : John Wiley & Sons, Inc., 2016. http://dx.doi.org/10.1002/9781119377702.
Texte intégralSilvano, Cristina, Marcello Lajolo et Gianluca Palermo, dir. Low Power Networks-on-Chip. Boston, MA : Springer US, 2011. http://dx.doi.org/10.1007/978-1-4419-6911-8.
Texte intégralSilvano, Cristina. Low Power Networks-on-Chip. Boston, MA : Springer Science+Business Media, LLC, 2011.
Trouver le texte intégralVaisband, Inna P., Renatas Jakushokas, Mikhail Popovich, Andrey V. Mezhiba, Selçuk Köse et Eby G. Friedman. On-Chip Power Delivery and Management. Cham : Springer International Publishing, 2016. http://dx.doi.org/10.1007/978-3-319-29395-0.
Texte intégralHu, John, et Mohammed Ismail. CMOS High Efficiency On-chip Power Management. New York, NY : Springer New York, 2011. http://dx.doi.org/10.1007/978-1-4419-9526-1.
Texte intégralHu, John. CMOS High Efficiency On-chip Power Management. New York, NY : Springer Science+Business Media, LLC, 2011.
Trouver le texte intégralTanzawa, Toru. On-chip High-Voltage Generator Design. New York, NY : Springer New York, 2013.
Trouver le texte intégralTanzawa, Toru. On-chip high-voltage generator design. New York : Springer, 2013.
Trouver le texte intégralJakushokas, Renatas, Mikhail Popovich, Andrey V. Mezhiba, Selçuk Köse et Eby G. Friedman. Power Distribution Networks with On-Chip Decoupling Capacitors. New York, NY : Springer New York, 2011. http://dx.doi.org/10.1007/978-1-4419-7871-4.
Texte intégralPopovich, Mikhhail, Andrey V. Mezhiba et Eby G. Friedman. Power Distribution Networks with On-Chip Decoupling Capacitors. Boston, MA : Springer US, 2008. http://dx.doi.org/10.1007/978-0-387-71601-5.
Texte intégralChapitres de livres sur le sujet "Power Chip on Chip"
Veendrick, Harry. « Chip Performance and Power ». Dans Bits on Chips, 189–201. Cham : Springer International Publishing, 2018. http://dx.doi.org/10.1007/978-3-319-76096-4_11.
Texte intégralItoh, Kiyoo. « Low-Power Memory Circuits ». Dans VLSI Memory Chip Design, 389–423. Berlin, Heidelberg : Springer Berlin Heidelberg, 2001. http://dx.doi.org/10.1007/978-3-662-04478-0_7.
Texte intégralSchuermans, Stefan, et Rainer Leupers. « Network on Chip Experiments ». Dans Power Estimation on Electronic System Level using Linear Power Models, 97–140. Cham : Springer International Publishing, 2018. http://dx.doi.org/10.1007/978-3-030-01875-7_5.
Texte intégralAlou, Pedro, José A. Cobos, Jesus A. Oliver, Bruno Allard, Benôit Labbe, Aleksandar Prodic et Aleksandar Radic. « Control Strategies and CAD Approach ». Dans Power Systems-On-Chip, 1–92. Hoboken, NJ, USA : John Wiley & Sons, Inc., 2016. http://dx.doi.org/10.1002/9781119377702.ch1.
Texte intégralKulkarni, Santosh, et Cian O'Mathuna. « Magnetic Components for Increased Power Density ». Dans Power Systems-On-Chip, 93–132. Hoboken, NJ, USA : John Wiley & Sons, Inc., 2016. http://dx.doi.org/10.1002/9781119377702.ch2.
Texte intégralVoiron, Frédéric. « Dielectric Components for Increased Power Density ». Dans Power Systems-On-Chip, 133–55. Hoboken, NJ, USA : John Wiley & Sons, Inc., 2016. http://dx.doi.org/10.1002/9781119377702.ch3.
Texte intégralLabbe, Benoît, et Bruno Allard. « On-board Power Management DC/DC Inductive Converter ». Dans Power Systems-On-Chip, 157–77. Hoboken, NJ, USA : John Wiley & Sons, Inc., 2016. http://dx.doi.org/10.1002/9781119377702.ch4.
Texte intégralPillonnet, Gael, Thomas Souvignet et Bruno Allard. « On-Chip Power Management DC/DC Switched-Capacitor Converter ». Dans Power Systems-On-Chip, 179–212. Hoboken, NJ, USA : John Wiley & Sons, Inc., 2016. http://dx.doi.org/10.1002/9781119377702.ch5.
Texte intégralMartin, Christian, Florian Neveu et Bruno Allard. « High-Switching Frequency Inductive DC/DC Converters ». Dans Power Systems-On-Chip, 213–47. Hoboken, NJ, USA : John Wiley & Sons, Inc., 2016. http://dx.doi.org/10.1002/9781119377702.ch6.
Texte intégralProdic, Aleksandar, Sheikh Mohammad Ahsanuzzaman, Behzad Mahdavikhah et Timothy McRae. « Hybrid and Multi-level Converter Topologies for On-Chip Implementation of Reduced Voltage-Swing Converters ». Dans Power Systems-On-Chip, 249–83. Hoboken, NJ, USA : John Wiley & Sons, Inc., 2016. http://dx.doi.org/10.1002/9781119377702.ch7.
Texte intégralActes de conférences sur le sujet "Power Chip on Chip"
Wang, Zihao, Dexian Yan, Wenze Yuan, Xiaomeng Liu, Sheng Ding, Xiangjun Li, Zhaochun Wu, Lu Nie et Xiaohai Cui. « Study on CPW Microwave Power Sensor Chip ». Dans 2024 International Conference on Microwave and Millimeter Wave Technology (ICMMT), 1–3. IEEE, 2024. http://dx.doi.org/10.1109/icmmt61774.2024.10672367.
Texte intégralWang, Peng, F. Patrick McCluskey et Avram Bar-Cohen. « Isothermalization of an IGBT Power Electronic Chip ». Dans ASME 2010 International Mechanical Engineering Congress and Exposition. ASMEDC, 2010. http://dx.doi.org/10.1115/imece2010-41019.
Texte intégralNovotny, M., J. Jankovsky et I. Szendiuch. « Chip Power Interconnection ». Dans 2007 30th International Spring Seminar on Electronics Technology. IEEE, 2007. http://dx.doi.org/10.1109/isse.2007.4432844.
Texte intégralCarley, Larry Richard. « Chip-to-chip RF Communications and Power Delivery via On-chip Antennas ». Dans the 24th Annual International Conference. New York, New York, USA : ACM Press, 2018. http://dx.doi.org/10.1145/3241539.3270100.
Texte intégralTesta, Paolo Valerio, Vincent Ries, Corrado Carta et Frank Ellinger. « 200 GHz chip-to-chip wireless power transfer ». Dans 2018 IEEE Radio and Wireless Symposium (RWS). IEEE, 2018. http://dx.doi.org/10.1109/rws.2018.8304962.
Texte intégralOveis-Gharan, Masoud, et Gul Khan. « Power and Chip-Area Aware Network-on-Chip Modeling for System on Chip Simulation ». Dans Seventh International Conference on Simulation Tools and Techniques. ICST, 2014. http://dx.doi.org/10.4108/icst.simutools.2014.254626.
Texte intégralGonzalez-Nino, David, Lauren Boteler, Damian P. Urciuoli, Iain M. Kierzewski, Dimeji Ibitayo et Pedro O. Quintero. « Multifunctional Chip for Use in Thermal Analysis of Power Systems ». Dans ASME 2018 International Technical Conference and Exhibition on Packaging and Integration of Electronic and Photonic Microsystems. American Society of Mechanical Engineers, 2018. http://dx.doi.org/10.1115/ipack2018-8355.
Texte intégralParhizi, Mohammad, Ali Akbar Merrikh et Ankur Jain. « Investigation of Two-Phase, Vapor Chamber Based Thermal Management of Multiple Microserver Chips ». Dans ASME 2014 International Mechanical Engineering Congress and Exposition. American Society of Mechanical Engineers, 2014. http://dx.doi.org/10.1115/imece2014-39928.
Texte intégralFOK, C. W., et D. L. PULFREY. « FULL-CHIP POWER-SUPPLY NOISE : THE EFFECT OF ON-CHIP POWER-RAIL INDUCTANCE ». Dans Proceedings of the 2002 Workshop on Frontiers in Electronics (WOFE-02). WORLD SCIENTIFIC, 2003. http://dx.doi.org/10.1142/9789812796912_0031.
Texte intégralRoberts, Jordan, M. Kaysar Rahim, Jeffrey C. Suhling, Richard C. Jaeger, Pradeep Lall et Ron Zhang. « Characterization of Die Stress Distributions in Area Array Flip Chip Packaging ». Dans ASME 2009 InterPACK Conference collocated with the ASME 2009 Summer Heat Transfer Conference and the ASME 2009 3rd International Conference on Energy Sustainability. ASMEDC, 2009. http://dx.doi.org/10.1115/interpack2009-89383.
Texte intégralRapports d'organisations sur le sujet "Power Chip on Chip"
Rahman, Abdur, Mohammad Marufuzzaman, Jason Street, James Wooten, Veera Gnaneswar Gude, Randy Buchanan et Haifeng Wang. A comprehensive review on wood chip moisture content assessment and prediction. Engineer Research and Development Center (U.S.), février 2024. http://dx.doi.org/10.21079/11681/48220.
Texte intégralLee, Fred, Qiang Li, Yipeng Su, Shu Ji, David Reusch, Dongbin Hou, Mingkai Mu et Wenli Zhang. Power Supplies on a Chip (PSOC). Office of Scientific and Technical Information (OSTI), janvier 2015. http://dx.doi.org/10.2172/1167001.
Texte intégralMehrotra, Vivek. Integrated Power Chip Converter for Solid State Lighting. Office of Scientific and Technical Information (OSTI), septembre 2013. http://dx.doi.org/10.2172/1569260.
Texte intégralMichelogiannakis, George, et John Shalf. Variable-Width Datapath for On-Chip Network Static Power Reduction. Office of Scientific and Technical Information (OSTI), novembre 2013. http://dx.doi.org/10.2172/1164909.
Texte intégralSCHROEPPEL, RICHARD C., CHERYL L. BEAVER, TIMOTHY J. DRAELOS, RITA A. GONZALES et RUSSELL D. MILLER. A Low-Power VHDL Design for an Elliptic Curve Digital Signature Chip. Office of Scientific and Technical Information (OSTI), septembre 2002. http://dx.doi.org/10.2172/802030.
Texte intégralPande, Kanupriya. Power Chic. Ames : Iowa State University, Digital Repository, 2014. http://dx.doi.org/10.31274/itaa_proceedings-180814-991.
Texte intégralHorowitz, Mark, Don Stark, Zain Asgar, Omid Azizi, Rehan Hameed, Wajahat Qadeer, Ofer Shacham et Megan Wachs. Chip Generators Study. Fort Belvoir, VA : Defense Technical Information Center, décembre 2008. http://dx.doi.org/10.21236/ada505937.
Texte intégralVIANCO, PAUL T., et STEVEN N. BURCHETT. Solder Joint Reliability Predictions for Leadless Chip Resistors, Chip Capacitors, and Ferrite Chip Inductors Using the SRS Software. Office of Scientific and Technical Information (OSTI), août 2001. http://dx.doi.org/10.2172/783992.
Texte intégralDally, William J., et Charles L. Seitz. The Torus Routing Chip. Fort Belvoir, VA : Defense Technical Information Center, janvier 1986. http://dx.doi.org/10.21236/ada442968.
Texte intégralSolomon, Emilia A. NMJ-on-a-chip. Office of Scientific and Technical Information (OSTI), juillet 2018. http://dx.doi.org/10.2172/1459852.
Texte intégral