Littérature scientifique sur le sujet « Instabilté de Vth »
Créez une référence correcte selon les styles APA, MLA, Chicago, Harvard et plusieurs autres
Consultez les listes thématiques d’articles de revues, de livres, de thèses, de rapports de conférences et d’autres sources académiques sur le sujet « Instabilté de Vth ».
À côté de chaque source dans la liste de références il y a un bouton « Ajouter à la bibliographie ». Cliquez sur ce bouton, et nous générerons automatiquement la référence bibliographique pour la source choisie selon votre style de citation préféré : APA, MLA, Harvard, Vancouver, Chicago, etc.
Vous pouvez aussi télécharger le texte intégral de la publication scolaire au format pdf et consulter son résumé en ligne lorsque ces informations sont inclues dans les métadonnées.
Articles de revues sur le sujet "Instabilté de Vth"
Senzaki, Junji, Atsushi Shimozato, Kazutoshi Kojima, Shinsuke Harada, Keiko Ariyoshi, Takahito Kojima, Yasunori Tanaka et Hajime Okumura. « Threshold Voltage Instability of SiC-MOSFETs on Various Crystal Faces ». Materials Science Forum 778-780 (février 2014) : 521–24. http://dx.doi.org/10.4028/www.scientific.net/msf.778-780.521.
Texte intégralTadjer, Marko J., Karl D. Hobart, Eugene A. Imhoff et Fritz J. Kub. « Temperature and Time Dependent Threshold Voltage Instability in 4H-SiC Power DMOSFET Devices ». Materials Science Forum 600-603 (septembre 2008) : 1147–50. http://dx.doi.org/10.4028/www.scientific.net/msf.600-603.1147.
Texte intégralSometani, Mitsuru, Dai Okamoto, Shinsuke Harada, Hitoshi Ishimori, Shinji Takasu, Tetsuo Hatakeyama, Manabu Takei, Yoshiyuki Yonezawa, Kenji Fukuda et Hajime Okumura. « Exact Characterization of Threshold Voltage Instability in 4H-SiC MOSFETs by Non-Relaxation Method ». Materials Science Forum 821-823 (juin 2015) : 685–88. http://dx.doi.org/10.4028/www.scientific.net/msf.821-823.685.
Texte intégralNa, Jeong-Hyeon, Jun-Hyeong Park, Won Park, Junhao Feng, Jun-Su Eun, Jinuk Lee, Sin-Hyung Lee et al. « Dependence of Positive Bias Stress Instability on Threshold Voltage and Its Origin in Solution-Processed Aluminum-Doped Indium Oxide Thin-Film Transistors ». Nanomaterials 14, no 5 (4 mars 2024) : 466. http://dx.doi.org/10.3390/nano14050466.
Texte intégralKutsuki, Katsuhiro, Sachiko Kawaji, Yukihiko Watanabe, Masatoshi Tsujimura, Toru Onishi, Hirokazu Fujiwara, Kensaku Yamamoto et Takashi Kanemura. « Impact of Al Doping Concentration at Channel Region on Mobility and Threshold Voltage Instability in 4H-SiC Trench N-MOSFETs ». Materials Science Forum 858 (mai 2016) : 607–10. http://dx.doi.org/10.4028/www.scientific.net/msf.858.607.
Texte intégralSenzaki, Junji, Atsushi Shimozato, Kozutoshi Kajima, Keiko Aryoshi, Takahito Kojima, Shinsuke Harada, Yasunori Tanaka, Hiroaki Himi et Hajime Okumura. « Electrical Properties of MOS Structures on 4H-SiC (11-20) Face ». Materials Science Forum 740-742 (janvier 2013) : 621–24. http://dx.doi.org/10.4028/www.scientific.net/msf.740-742.621.
Texte intégralKim, Sang Sub, Pyung Ho Choi, Do Hyun Baek, Jae Hyeong Lee et Byoung Deog Choi. « Abnormal Threshold Voltage Shifts in P-Channel Low-Temperature Polycrystalline Silicon Thin Film Transistors Under Negative Bias Temperature Stress ». Journal of Nanoscience and Nanotechnology 15, no 10 (1 octobre 2015) : 7555–58. http://dx.doi.org/10.1166/jnn.2015.11167.
Texte intégralOkamoto, Mitsuo, Mitsuru Sometani, Shinsuke Harada, Hiroshi Yano et Hajime Okumura. « Dynamic Characterization of the Threshold Voltage Instability under the Pulsed Gate Bias Stress in 4H-SiC MOSFET ». Materials Science Forum 897 (mai 2017) : 549–52. http://dx.doi.org/10.4028/www.scientific.net/msf.897.549.
Texte intégralDeb, Arkadeep, Jose Ortiz-Gonzalez, Mohamed Taha, Saeed Jahdi, Phillip Mawby et Olayiwola Alatise. « Impact of Turn-Off Gate Voltage and Temperature on Threshold Voltage Instability in Pulsed Gate Voltage Stresses of SiC MOSFETs ». Materials Science Forum 1091 (5 juin 2023) : 61–66. http://dx.doi.org/10.4028/p-lidhbt.
Texte intégralRescher, Gerald, Gregor Pobegen et Thomas Aichinger. « Impact of Nitric Oxide Post Oxidation Anneal on the Bias Temperature Instability and the On-Resistance of 4H-SiC nMOSFETs ». Materials Science Forum 821-823 (juin 2015) : 709–12. http://dx.doi.org/10.4028/www.scientific.net/msf.821-823.709.
Texte intégralThèses sur le sujet "Instabilté de Vth"
Leurquin, Camille. « Etude des mécanismes de dégradation et Fiabilité dynamique des composants GaN sur Si ». Electronic Thesis or Diss., Université Grenoble Alpes, 2024. http://www.theses.fr/2024GRALT025.
Texte intégralTo contribute significantly to the global reduction of energy consumption, it is essential to develop electrical energy converters based on new power components, such as GaN on Si. These more compact and efficient components offer promising prospects. MOS-HEMT (MOS channel High Electron Mobility Transistor) power transistors based on GaN-on-Si, developed at CEA-Leti, target the market for low-voltage power converters (< 900 V). This architecture has demonstrated excellent performance in both static and dynamic aspects. However, temporal degradations under gate and drain stresses, as well as the degradation mechanisms, remain relatively unknown. The objective of this thesis is to explore the instabilities of the on-state resistance RON and threshold voltage VTH of these transistors, both during and after stresses of several hundred volts applied to the component's drain. This study was conducted using specially designed innovative electrical characterization techniques called HVBTI. A significant portion of the work focused on identifying the defects causing these deviations and understanding the underlying physical mechanisms involved in these degradations. The influence of epitaxial layers and architecture on the instability of VTH has been thoroughly investigated. While these studies have significantly enriched our understanding of GaN-on-Si transistors manufactured at CEA-Leti, the comprehension of RON and VTH instabilities still requires further exploration
Denais, Mickael. « ETUDE DES PHENOMENES DE DEGRADATION DE TYPENEGATIVE BIAS TEMPERATURE INSTABILITY (NBTI)DANS LES TRANSISTORS MOS SUBMICRONIQUES DESFILIERES CMOS AVANCEES ». Phd thesis, Université de Provence - Aix-Marseille I, 2005. http://tel.archives-ouvertes.fr/tel-00011973.
Texte intégralfabrication où chaque nouvelle étape peut influer la fiabilité du composant. Les fabricants de semi-conducteurs
doivent garantir un niveau de fiabilité excellent pour garantir les performances à long terme du produit final.
Pour cela il est nécessaire de caractériser et modéliser les différents mécanismes de défaillance au niveau du
transistor MOSFET. Ce travail de thèse porte spécifiquement sur les mécanismes de dégradation de type «
Negative Bias Temperature Instability» communément appelé NBTI.
Basé sur la génération d'états d'interface, la génération de charges fixes et de piégeage de trous dans l'oxyde, le
modèle de dégradation proposé permet de prédire les accélérations en température et en champ électrique,
d'anticiper les phénomènes de relaxation, tout en restant cohérent avec les caractères intrinsèques de chaque
défauts et les modifications des matériaux utilisés.
Ce travail de thèse ouvre le champ à de nouvelles techniques d'analyse basées sur l'optimisation des méthodes
de tests et d'extraction de paramètres dans les oxydes ultra minces en évitant les phénomènes de relaxation qui
rendent caduques les techniques conventionnelles. Ainsi, une nouvelle technique dite « à la volée » a été
développée, et permet d'associer à la fois la mesure et le stress accéléré à l'aide de trains d'impulsions
appropriés.
Finalement, une nouvelle méthodologie est développée pour tenir compte des conditions réelles de
fonctionnement des transistors, et une approche novatrice de compensation du NBTI est proposée pour des
circuits numériques et analogiques.
Wang, Xuguang Kwong Dim-Lee. « A novel high-K SONOS type non-volatile memory and NMOS HfO₂ Vth instability studies for gate electrode and interface threatment effects ». 2005. http://repositories.lib.utexas.edu/bitstream/handle/2152/2089/wangx82253.pdf.
Texte intégralWang, Xuguang. « A novel high-K SONOS type non-volatile memory and NMOS HfO₂ Vth instability studies for gate electrode and interface threatment effects ». Thesis, 2005. http://hdl.handle.net/2152/2089.
Texte intégralChapitres de livres sur le sujet "Instabilté de Vth"
Goto, Shotaro, Shuichi Setoguchi, Kazuhisa Matsunaga et Jiro Takata. « Overcoming the Photochemical Problem of Vitamin K in Topical Application ». Dans Vitamin K - Recent Advances, New Perspectives and Applications for Human Health [Working Title]. IntechOpen, 2021. http://dx.doi.org/10.5772/intechopen.99310.
Texte intégralPatterson, Caroline, et Derek Bell. « Thromboembolic Disease ». Dans Oxford Textbook of Respiratory Critical Care, 397–402. Oxford University PressOxford, 2023. http://dx.doi.org/10.1093/med/9780198766438.003.0043.
Texte intégralActes de conférences sur le sujet "Instabilté de Vth"
Zhang, J. F., Z. Ji, M. H. Chang, B. Kaczer et G. Groeseneken. « Real Vth instability of pMOSFETs under practical operation conditions ». Dans 2007 IEEE International Electron Devices Meeting - IEDM '07. IEEE, 2007. http://dx.doi.org/10.1109/iedm.2007.4419073.
Texte intégralShen, C., T. Yang, M. f. Li, G. Samudra, Y. c. Yeo, C. Zhu, S. Rustagi, M. Yu et D. l. Kwong. « Fast Vth instability in HfO2 gate dielectric MOSFETs and Its impact on digital circuits ». Dans 2006 IEEE International Reliability Physics Symposium Proceedings. IEEE, 2006. http://dx.doi.org/10.1109/relphy.2006.251308.
Texte intégralChoi, Won Ho, Hoonki Kim et Chris H. Kim. « Circuit techniques for mitigating short-term vth instability issues in successive approximation register (SAR) ADCs ». Dans 2015 IEEE Custom Integrated Circuits Conference - CICC 2015. IEEE, 2015. http://dx.doi.org/10.1109/cicc.2015.7338417.
Texte intégralChen, Junting, Chengcai Wang, Jiali Jiang et Mengyuan Hua. « Investigation of Time-Dependent VTH Instability Under Reverse-bias Stress in Schottky Gate p-GaN HEMT ». Dans 2020 IEEE 9th International Power Electronics and Motion Control Conference (IPEMC2020-ECCE Asia). IEEE, 2020. http://dx.doi.org/10.1109/ipemc-ecceasia48364.2020.9367779.
Texte intégralThareja, Gaurav, Jack Lee, Aaron Voon-Yew Thean, Victor Vartanian et Bich-Yen Nguyen. « NBTI Reliability of Strained SOI MOSFETs ». Dans ISTFA 2006. ASM International, 2006. http://dx.doi.org/10.31399/asm.cp.istfa2006p0423.
Texte intégralGurfinkel, M., J. Suehle, J. B. Bernstein, Y. Shapira, A. J. Lelis, D. Habersat et N. Goldsman. « Ultra-Fast Measurements of VTH Instability in SiC MOSFETs due to Positive and Negative Constant Bias Stress ». Dans 2006 IEEE International Integrated Reliability Workshop Final Report. IEEE, 2006. http://dx.doi.org/10.1109/irws.2006.305209.
Texte intégralChoi, Woojin, Hojin Ryu, Namcheol Jeon, Minseong Lee, Neung-Hee Lee, Kwang-Seok Seo et Ho-Young Cha. « Impacts of conduction band offset and border traps on Vth instability of gate recessed normally-off GaN MIS-HEMTs ». Dans 2014 IEEE 26th International Symposium on Power Semiconductor Devices & IC's (ISPSD). IEEE, 2014. http://dx.doi.org/10.1109/ispsd.2014.6856053.
Texte intégralYamamoto, Marcio, Joji Yamamoto et Sotaro Masanobu. « Study on Riser System in Hang-Off Configuration for Deep-Sea Mining ». Dans Offshore Technology Conference Asia. OTC, 2022. http://dx.doi.org/10.4043/31672-ms.
Texte intégralCha, Soonyoung, Chang-Chih Chen, Taizhi Liu et Linda S. Milor. « Extraction of threshold voltage degradation modeling due to Negative Bias Temperature Instability in circuits with I/O measurements ». Dans 2014 IEEE 32nd VLSI Test Symposium (VTS). IEEE, 2014. http://dx.doi.org/10.1109/vts.2014.6818769.
Texte intégralMcGinnis, Pat, Dave Albert, Zhigang Song, Johns Oarethu, Phong Tran, John Sylvestri, Greg Hornicek et Mike Tenney. « Residual EG Oxide in FinFET Analyses and Its Impact to Yield, Product Performance, and Transistor Reliability ». Dans ISTFA 2019. ASM International, 2019. http://dx.doi.org/10.31399/asm.cp.istfa2019p0317.
Texte intégral