Articles de revues sur le sujet « Hardware circuits »
Créez une référence correcte selon les styles APA, MLA, Chicago, Harvard et plusieurs autres
Consultez les 50 meilleurs articles de revues pour votre recherche sur le sujet « Hardware circuits ».
À côté de chaque source dans la liste de références il y a un bouton « Ajouter à la bibliographie ». Cliquez sur ce bouton, et nous générerons automatiquement la référence bibliographique pour la source choisie selon votre style de citation préféré : APA, MLA, Harvard, Vancouver, Chicago, etc.
Vous pouvez aussi télécharger le texte intégral de la publication scolaire au format pdf et consulter son résumé en ligne lorsque ces informations sont inclues dans les métadonnées.
Parcourez les articles de revues sur diverses disciplines et organisez correctement votre bibliographie.
Raman, Karthik, et Andreas Wagner. « The evolvability of programmable hardware ». Journal of The Royal Society Interface 8, no 55 (9 juin 2010) : 269–81. http://dx.doi.org/10.1098/rsif.2010.0212.
Texte intégralD'Ari, Richard, et René Thomas. « Hardware (DNA) circuits ». Comptes Rendus Biologies 326, no 2 (février 2003) : 215–17. http://dx.doi.org/10.1016/s1631-0691(03)00066-0.
Texte intégralLi, Zeyu, Junjie Wang, Zhao Huang, Nan Luo et Quan Wang. « Towards Trust Hardware Deployment of Edge Computing : Mitigation of Hardware Trojans based on Evolvable Hardware ». Applied Sciences 12, no 13 (29 juin 2022) : 6601. http://dx.doi.org/10.3390/app12136601.
Texte intégralKerschbaumer, Ricardo, Robson R. Linhares, Jean M. Simão, Paulo C. Stadzisz et Carlos R. Erig Lima. « Notification-Oriented Paradigm to Implement Digital Hardware ». Journal of Circuits, Systems and Computers 27, no 08 (12 avril 2018) : 1850124. http://dx.doi.org/10.1142/s0218126618501244.
Texte intégralPawase, Ramesh, et N. P. Futane. « MEMS Seismic Sensor with FPAA Based Interface Circuit for Frequency-Drift Compensation using ANN ». International Journal of Reconfigurable and Embedded Systems (IJRES) 6, no 2 (28 mai 2018) : 120. http://dx.doi.org/10.11591/ijres.v6.i2.pp120-126.
Texte intégralPARK, SUNGWOO, et HYEONSEUNG IM. « A calculus for hardware description ». Journal of Functional Programming 21, no 1 (19 novembre 2010) : 21–58. http://dx.doi.org/10.1017/s0956796810000249.
Texte intégralLi, Chun Feng, Ke Ming Li et Xiang Zhang. « Research on Circuit Design for Speed Adjusting Hardware of Brushless DC Motor Based on the Two-Dimensional Fuzzy Controller ». Advanced Materials Research 705 (juin 2013) : 509–15. http://dx.doi.org/10.4028/www.scientific.net/amr.705.509.
Texte intégralShibata, Tadashi, et Tadahiro Ohmi. « Implementing Intelligence in Silicon Integrated Circuits Using Neuron-Like High-Functionality Transistors ». Journal of Robotics and Mechatronics 8, no 6 (20 décembre 1996) : 508–15. http://dx.doi.org/10.20965/jrm.1996.p0508.
Texte intégralKatoh, Yusuke, Hironari Yoshiuchi, Yoshio Murata et Hironori Nakajo. « Scalable Hardware Mechanism for Partitioned Circuits Operation ». ECTI Transactions on Computer and Information Technology (ECTI-CIT) 12, no 2 (16 décembre 2018) : 90–97. http://dx.doi.org/10.37936/ecti-cit.2018122.142511.
Texte intégralOdame, K., et P. E. Hasler. « Nonlinear Circuit Analysis via Perturbation Methods and Hardware Prototyping ». VLSI Design 2010 (18 mars 2010) : 1–8. http://dx.doi.org/10.1155/2010/687498.
Texte intégralShi, Zhendong, Haocheng Ma, Qizhi Zhang, Yanjiang Liu, Yiqiang Zhao et Jiaji He. « Test Generation for Hardware Trojan Detection Using Correlation Analysis and Genetic Algorithm ». ACM Transactions on Embedded Computing Systems 20, no 4 (juin 2021) : 1–20. http://dx.doi.org/10.1145/3446837.
Texte intégralRajeswaran, N., T. Madhu et M. Suryakalavathi. « Hardware Testable Design of Genetic Algorithm for VLSI Circuits ». Applied Mechanics and Materials 367 (août 2013) : 245–49. http://dx.doi.org/10.4028/www.scientific.net/amm.367.245.
Texte intégralXu, Wei, et Ning Cao. « A General Chaotic Circuit Design and Hardware Implementation via the Inductance Integrators ». Journal of Circuits, Systems and Computers 29, no 10 (16 décembre 2019) : 2050159. http://dx.doi.org/10.1142/s0218126620501595.
Texte intégralYang, Le, Zhao Yang Guo, Shan Shan Yong, Feng Guo et Xin An Wang. « A Hardware Implementation of Real Time Lossless Data Compression and Decompression Circuits ». Applied Mechanics and Materials 719-720 (janvier 2015) : 554–60. http://dx.doi.org/10.4028/www.scientific.net/amm.719-720.554.
Texte intégralZhang, Ping, et Zuo Cheng Xing. « Design and Implementation of Debugging Structure in Full-Custom CPU ». Advanced Materials Research 211-212 (février 2011) : 861–65. http://dx.doi.org/10.4028/www.scientific.net/amr.211-212.861.
Texte intégralWeder, Benjamin, Johanna Barzen, Frank Leymann et Marie Salm. « Automated Quantum Hardware Selection for Quantum Workflows ». Electronics 10, no 8 (20 avril 2021) : 984. http://dx.doi.org/10.3390/electronics10080984.
Texte intégralHuang, Kun, Li Hua Wang et Xiao Jiang Hao. « The Measure and Control System Design for Temperature and Humidity in General Storeroom ». Advanced Materials Research 710 (juin 2013) : 515–18. http://dx.doi.org/10.4028/www.scientific.net/amr.710.515.
Texte intégralCurtis, K. M. « Warnier-Orr : An Electronic Hardware Design Methodology ». International Journal of Electrical Engineering & ; Education 26, no 3 (juillet 1989) : 197–205. http://dx.doi.org/10.1177/002072098902600302.
Texte intégralMohan, Navya, et J. P. Anita. « Early Detection of Clustered Trojan Attacks on Integrated Circuits Using Transition Delay Fault Model ». Cryptography 7, no 1 (28 janvier 2023) : 4. http://dx.doi.org/10.3390/cryptography7010004.
Texte intégralBreslin, Catherine, et Adrian O'Lenskie. « Neuromorphic hardware databases for exploring structure–function relationships in the brain ». Philosophical Transactions of the Royal Society of London. Series B : Biological Sciences 356, no 1412 (29 août 2001) : 1249–58. http://dx.doi.org/10.1098/rstb.2001.0904.
Texte intégralTymoshchuk, Pavlo, et s. Shatny. « Hardware Implementation of Parallelized Fuzzy Adaptive Resonance Theory Neural Network ». Computer Design Systems. Theory and Practice, no 1 (2020) : 1–11. http://dx.doi.org/10.23939/cds2019.01.001.
Texte intégralKhan, Wilayat, Basim Azam, Noman Shahid, Abdul Moeed Khan et Ahtisham Shaheen. « Formal Verification of Digital Circuits Using Simulator with Mathematical Foundation ». Applied Mechanics and Materials 892 (juin 2019) : 134–42. http://dx.doi.org/10.4028/www.scientific.net/amm.892.134.
Texte intégralFuncke, Lena, Tobias Hartung, Karl Jansen, Stefan Kühn et Paolo Stornati. « Dimensional Expressivity Analysis of Parametric Quantum Circuits ». Quantum 5 (29 mars 2021) : 422. http://dx.doi.org/10.22331/q-2021-03-29-422.
Texte intégralDhar, Tapobrata, Surajit Kumar Roy et Chandan Giri. « Hardware Trojan Horse Detection through Improved Switching of Dormant Nets ». ACM Journal on Emerging Technologies in Computing Systems 17, no 3 (11 mai 2021) : 1–22. http://dx.doi.org/10.1145/3439951.
Texte intégralMao, Jiajie, Xiaowen Jiang, Dehong Liu, Jianjun Chen et Kai Huang. « A Hardware Trojan-Detection Technique Based on Suspicious Circuit Block Partition ». Electronics 11, no 24 (12 décembre 2022) : 4138. http://dx.doi.org/10.3390/electronics11244138.
Texte intégralAl-Khaleel, Osama, Zakaria Al-Qudah, Mohammad Al-Khaleel, Raed Bani-Hani, Christos Papachristou et Francis Wolff. « Efficient Hardware Implementations of Binary-to-BCD Conversion Schemes for Decimal Multiplication ». Journal of Circuits, Systems and Computers 24, no 02 (27 novembre 2014) : 1550019. http://dx.doi.org/10.1142/s021812661550019x.
Texte intégralMirmohammadi, Zahra, et Shahram Etemadi Borujeni. « A New Optimal Method for the Secure Design of Combinational Circuits against Hardware Trojans Using Interference Logic Locking ». Electronics 12, no 5 (23 février 2023) : 1107. http://dx.doi.org/10.3390/electronics12051107.
Texte intégralGao, Hua Qiang, Yu Jing Wang, Shou Qiang Kang, Zhang Le, Jian Qing Wang et Jing Jing Wei. « Realization of Digital Chaotic Signal Generation Circuits ». Applied Mechanics and Materials 716-717 (décembre 2014) : 1352–55. http://dx.doi.org/10.4028/www.scientific.net/amm.716-717.1352.
Texte intégralZolotorevich, L. A., et V. A. Ilyinkov. « Monitoring the reliability of integrated circuits protection against Trojans : encoding and decoding of combinational structures ». Informatics 18, no 3 (30 septembre 2021) : 7–17. http://dx.doi.org/10.37661/1816-0301-2021-18-3-7-17.
Texte intégralAmelian, Atieh, et Shahram Etemadi Borujeni. « A Side-Channel Analysis for Hardware Trojan Detection Based on Path Delay Measurement ». Journal of Circuits, Systems and Computers 27, no 09 (26 avril 2018) : 1850138. http://dx.doi.org/10.1142/s0218126618501384.
Texte intégralG S, Nisarga, Dr Punith Kumar M B, Dr Mahesh et M. Subramanyam. « Comparative Research of Neuron Circuits ». International Journal for Research in Applied Science and Engineering Technology 10, no 7 (31 juillet 2022) : 4121–26. http://dx.doi.org/10.22214/ijraset.2022.45944.
Texte intégralChaithra P., Divyashree S., K. Rithesh, Sahana, H.V. Manjunath, Adithya T.G., Pavithra G., Sindhu Sree M. et T.C.Manjunath. « Hardware design & ; development of a fire alarm circuit in crowded places ». international journal of engineering technology and management sciences 6, no 6 (28 novembre 2022) : 262–65. http://dx.doi.org/10.46647/ijetms.2022.v06i06.042.
Texte intégralMaterzok, Marek. « Generating circuits with generators ». Proceedings of the ACM on Programming Languages 6, ICFP (29 août 2022) : 52–79. http://dx.doi.org/10.1145/3549821.
Texte intégralLu, S. L. « Design of hardware efficient selftimed circuits ». Electronics Letters 29, no 1 (7 janvier 1993) : 6–7. http://dx.doi.org/10.1049/el:19930004.
Texte intégralWirth, N. « Hardware compilation : translating programs into circuits ». Computer 31, no 6 (juin 1998) : 25–31. http://dx.doi.org/10.1109/2.683004.
Texte intégralTezak, Nikolas, Armand Niederberger, Dmitri S. Pavlichin, Gopal Sarma et Hideo Mabuchi. « Specification of photonic circuits using quantum hardware description language ». Philosophical Transactions of the Royal Society A : Mathematical, Physical and Engineering Sciences 370, no 1979 (28 novembre 2012) : 5270–90. http://dx.doi.org/10.1098/rsta.2011.0526.
Texte intégral张, 福兴. « Design of Hardware Circuits for Vacuum Circuit Breaker Online Monitoring Systems ». Journal of Sensor Technology and Application 11, no 01 (2023) : 28–41. http://dx.doi.org/10.12677/jsta.2023.111004.
Texte intégralY. N., Sharath Kumar, et Dinesha P. « TFI-FTS : An efficient transient fault injection and fault-tolerant system for asynchronous circuits on FPGA platform ». International Journal of Electrical and Computer Engineering (IJECE) 11, no 3 (1 juin 2021) : 2704. http://dx.doi.org/10.11591/ijece.v11i3.pp2704-2710.
Texte intégralSong, Shihao, Jui Hanamshet, Adarsha Balaji, Anup Das, Jeffrey L. Krichmar, Nikil D. Dutt, Nagarajan Kandasamy et Francky Catthoor. « Dynamic Reliability Management in Neuromorphic Computing ». ACM Journal on Emerging Technologies in Computing Systems 17, no 4 (19 juillet 2021) : 1–27. http://dx.doi.org/10.1145/3462330.
Texte intégralSun, Yuan Jing, Meng Xiao, Na Na Li et Cui Ying Yang. « The Design of Intelligent Charger for Electric Car ». Advanced Materials Research 619 (décembre 2012) : 78–80. http://dx.doi.org/10.4028/www.scientific.net/amr.619.78.
Texte intégralCui, Li Gong, Guo Xin Li et Hong Qiang Guo. « Design and Realization of Driving Circuit for 5-Inch Nixie Tube Based on CH452 ». Advanced Materials Research 926-930 (mai 2014) : 1277–80. http://dx.doi.org/10.4028/www.scientific.net/amr.926-930.1277.
Texte intégralŽemva, Andrej, Andrej Trost et Baldomir Zajc. « Educational Programmable System for Prototyping Digital Circuits ». International Journal of Electrical Engineering & ; Education 35, no 3 (juillet 1998) : 236–44. http://dx.doi.org/10.1177/002072099803500306.
Texte intégralZhu, Jun, Wan Kui Li, Hai Xing Wang et Li Li Han. « The Hardware System Design of PMSM Controller Based on DSP2812 ». Applied Mechanics and Materials 273 (janvier 2013) : 454–59. http://dx.doi.org/10.4028/www.scientific.net/amm.273.454.
Texte intégralWAH WU, CHAI, GUO-QUN ZHONG et LEON O. CHUA. « SYNCHRONIZING NONAUTONOMOUS CHAOTIC SYSTEMS WITHOUT PHASE-LOCKING ». Journal of Circuits, Systems and Computers 06, no 03 (juin 1996) : 227–41. http://dx.doi.org/10.1142/s0218126696000182.
Texte intégralGao, Quan Qin, Hai Yang Sun et Jia Dang Li. « Applied Technology in Multi-Frequency Eddy Detection Signal Processing Using Kalman Filter ». Applied Mechanics and Materials 508 (janvier 2014) : 183–87. http://dx.doi.org/10.4028/www.scientific.net/amm.508.183.
Texte intégralYoshikawa, Masaya, Yusuke Mori et Takeshi Kumaki. « Implementation Aware Hardware Trojan Trigger ». Advanced Materials Research 933 (mai 2014) : 482–86. http://dx.doi.org/10.4028/www.scientific.net/amr.933.482.
Texte intégralChattopadhyay, Saranyu, Pranesh Santikellur, Rajat Subhra Chakraborty, Jimson Mathew et Marco Ottavi. « A Conditionally Chaotic Physically Unclonable Function Design Framework with High Reliability ». ACM Transactions on Design Automation of Electronic Systems 26, no 6 (30 novembre 2021) : 1–24. http://dx.doi.org/10.1145/3460004.
Texte intégralKILIÇ, RECAI, MUSTAFA ALÇI et ENIS GÜNAY. « TWO IMPULSIVE SYNCHRONIZATION STUDIES USING SC-CNN-BASED CIRCUIT AND CHUA'S CIRCUIT ». International Journal of Bifurcation and Chaos 14, no 09 (septembre 2004) : 3277–93. http://dx.doi.org/10.1142/s0218127404011193.
Texte intégralHu, Wei, Armaiti Ardeshiricham et Ryan Kastner. « Hardware Information Flow Tracking ». ACM Computing Surveys 54, no 4 (mai 2021) : 1–39. http://dx.doi.org/10.1145/3447867.
Texte intégralShindo, Tomokazu, Hiroshi Yokoi et Yukinori Kakazu. « Adaptive Logic Circuits Based on Net-list Evolution ». Journal of Robotics and Mechatronics 12, no 2 (20 avril 2000) : 144–49. http://dx.doi.org/10.20965/jrm.2000.p0144.
Texte intégral