Littérature scientifique sur le sujet « CMOS interface »
Créez une référence correcte selon les styles APA, MLA, Chicago, Harvard et plusieurs autres
Sommaire
Consultez les listes thématiques d’articles de revues, de livres, de thèses, de rapports de conférences et d’autres sources académiques sur le sujet « CMOS interface ».
À côté de chaque source dans la liste de références il y a un bouton « Ajouter à la bibliographie ». Cliquez sur ce bouton, et nous générerons automatiquement la référence bibliographique pour la source choisie selon votre style de citation préféré : APA, MLA, Harvard, Vancouver, Chicago, etc.
Vous pouvez aussi télécharger le texte intégral de la publication scolaire au format pdf et consulter son résumé en ligne lorsque ces informations sont inclues dans les métadonnées.
Articles de revues sur le sujet "CMOS interface"
Lau, K. T., W. Y. Wang et K. W. Ng. « Adiabatic-CMOS/CMOS-adiabatic logic interface circuit ». International Journal of Electronics 87, no 1 (janvier 2000) : 27–32. http://dx.doi.org/10.1080/002072100132417.
Texte intégralGhoshal, U., S. V. Kishore, A. R. Feldman, Luong Huynh et T. Van Duzer. « CMOS amplifier designs for Josephson-CMOS interface circuits ». IEEE Transactions on Appiled Superconductivity 5, no 2 (juin 1995) : 2640–43. http://dx.doi.org/10.1109/77.403132.
Texte intégralWei, Daniel, Stephen R. Whiteley, Lizhen Zheng, Heejoung Park, Hoki Kim et Theodore Van Duzer. « New Josephson-CMOS Interface Amplifier ». IEEE Transactions on Applied Superconductivity 21, no 3 (juin 2011) : 805–8. http://dx.doi.org/10.1109/tasc.2010.2088358.
Texte intégralTakagi, Shinichi, Sanjeewa Dissanayake et Mitsuru Takenaka. « High Mobility Ge-Based CMOS Device Technologies ». Key Engineering Materials 470 (février 2011) : 1–7. http://dx.doi.org/10.4028/www.scientific.net/kem.470.1.
Texte intégralWu, Xiang, et Fang Ming Deng. « A Capacitive Humidity Sensor for Low-Cost Low-Power Application ». Applied Mechanics and Materials 556-562 (mai 2014) : 1847–51. http://dx.doi.org/10.4028/www.scientific.net/amm.556-562.1847.
Texte intégralChen, Wei Ping, Chang Chun Dong, Xiao Wei Liu et Zhi Ping Zhou. « A Miniature Fluxgate Sensor with CMOS Interface Circuitry ». Key Engineering Materials 483 (juin 2011) : 164–68. http://dx.doi.org/10.4028/www.scientific.net/kem.483.164.
Texte intégralCivardi, L., U. Gatti, F. Maloberti et G. Torelli. « An integrated CMOS interface for lambda sensor ». IEEE Transactions on Vehicular Technology 43, no 1 (1994) : 40–46. http://dx.doi.org/10.1109/25.282264.
Texte intégralSchubert, M. « 70V-to-5V differential CMOS input interface ». Electronics Letters 30, no 4 (17 février 1994) : 296–97. http://dx.doi.org/10.1049/el:19940235.
Texte intégralObaid, Abdulmalik, Mina-Elraheb Hanna, Yu-Wei Wu, Mihaly Kollo, Romeo Racz, Matthew R. Angle, Jan Müller et al. « Massively parallel microwire arrays integrated with CMOS chips for neural recording ». Science Advances 6, no 12 (mars 2020) : eaay2789. http://dx.doi.org/10.1126/sciadv.aay2789.
Texte intégralDeng, Fang Ming, et Yi Gang He. « A Low-Cost Low-Power Capacitive Humidity Sensor in CMOS Technology ». Applied Mechanics and Materials 556-562 (mai 2014) : 1842–46. http://dx.doi.org/10.4028/www.scientific.net/amm.556-562.1842.
Texte intégralThèses sur le sujet "CMOS interface"
Berber, Feyza. « CMOS temperature sensor utilizing interface-trap charge pumping ». Texas A&M University, 2005. http://hdl.handle.net/1969.1/4157.
Texte intégralZhao, Dongning. « A low-noise CMOS interface for capacitive microaccelerometers ». Diss., Georgia Institute of Technology, 2009. http://hdl.handle.net/1853/31715.
Texte intégralHafizović, Sadik. « Neural interface and atomic-force microscope in CMOS technology / ». Zürich : Physical Electronics Laboratory, ETH Zürich, 2006. http://e-collection.ethbib.ethz.ch/show?type=diss&nr=16806.
Texte intégralSilay, Kanber Mithat. « High Performance Cmos Capacitive Interface Circuits For Mems Gyroscopes ». Master's thesis, METU, 2006. http://etd.lib.metu.edu.tr/upload/2/12607518/index.pdf.
Texte intégralm CMOS process. Fabricated interfaces are characterized by measuring their ac responses, noise response and transient characteristics for a sinusoidal input. It is observed that, biasing impedances up to 60 gigaohms can be obtained with subthreshold transistors. Self biasing architecture eliminates the need for biasing the source of the subthreshold transistor to set the output dc point to 0 V. Single ended SOG gyroscopes are characterized with the single ended capacitive interfaces, and a 45 dB gain improvement is observed with the addition of capacitive interface to the drive mode. Minimum resolvable capacitance change and displacement that can be measured are found to be 58.31 zF and 38.87 Fermi, respectively. The scale factor of the gyroscope is found to be 1.97 mV/(°
/sec) with a nonlinearity of only 0.001% in ±
100 °
/sec measurement range. The bias instability and angle random walk of the gyroscope are determined using Allan variance method as 2.158 °
/&
#8730
hr and 124.7 °
/hr, respectively.
Cho, Taeg Sang. « An energy efficient CMOS interface to carbon nanotube sensor arrays ». Thesis, Massachusetts Institute of Technology, 2007. http://hdl.handle.net/1721.1/40519.
Texte intégralIncludes bibliographical references (p. 95-98).
A carbon nanotube is considered as a candidate for a next-generation chemical sensor. CNT sensors are attractive as they allow room-temperature sensing of chemicals. From the system perspective, this signifies that the sensor system does not require any micro hotplates, which are one of the major sources of power dissipation in other types of sensor systems. Nevertheless, a poor control of the CNT resistance poses a constraint on the attainable energy efficiency of the sensor platform. An investigation on the CNT sensors shows that the dynamic range of the interface should be 17 bits, while the resolution at each base resistance should be 7 bits. The proposed CMOS interface extends upon the previously published work to optimize the energy performance through both the architecture and circuit level innovations. The 17-bit dynamic range is attained by distributing the requirement into a 10-bit Analog-to-Digital Converter (ADC) and a 8-bit Digital-to-Analog Converter (DAC). An extra 1-bit leaves room for any unaccounted subblock performance error. Several system-level all-digital calibration schemes are proposed to account for DAC nonlinearity, ADC offset voltage, and a large variation in CNT base resistance. Circuit level techniques are employed to decrease the leakage current in the sensitive frontend node, to decrease the energy consumption of the ADC, and to efficiently control the DAC. The interface circuit is fabricated in 0.18 /m CMOS technology, and can operate at 1.83 kS/s sampling rate at 32 pW worst case power. The resistance measurement error across the whole dynamic range is less than 1.34% after calibration. A functionality of the full chemical sensor system has been demonstrated to validate the concepts introduced in this thesis.
by Taeg Sang Cho.
S.M.
Zhang, Tan Tan. « Nano-watt class CMOS interface circuits for wireless sensor nodes ». Thesis, University of Macau, 2018. http://umaclib3.umac.mo/record=b3952097.
Texte intégralHehn, Thorsten [Verfasser], et Yiannos [Akademischer Betreuer] Manoli. « A CMOS Integrated Interface Circuit for Piezoelectric Energy Harvesters = Eine CMOS-Integrierte Schnittstellenschaltung für Piezoelektrische Energy Harvester ». Freiburg : Universität, 2014. http://d-nb.info/1123479119/34.
Texte intégralFrey, Urs. « High-density neural interface and microhotplate gas sensor in CMOS technology / ». Zürich : Physical Electronics Laboratory, ETH Zürich, 2007. http://e-collection.ethbib.ethz.ch/show?type=diss&nr=17460.
Texte intégralLeung, Matthew Chung-Hin. « CMOS RF SOC Transmitter Front-End, Power Management and Digital Analog Interface ». Thesis, Georgia Institute of Technology, 2008. http://hdl.handle.net/1853/24664.
Texte intégralBARTESELLI, EDOARDO. « Accurate Voltage Reference Generator for Audio Interface in 65/55nm CMOS Technology ». Doctoral thesis, Università degli Studi di Milano-Bicocca, 2022. http://hdl.handle.net/10281/364988.
Texte intégralIn recent years, mobile devices are very complex and feature-rich that consume a lot of energy. For this reason, the electronics industry is pushing towards reducing power and current consumption in electronic devices to increase battery life. Everything has to be done while maintaining the same performance or improving it. This thesis presents an accurate voltage reference generator for audio interface in CMOS technology at 65/55nm and particular attention has been paid to current consumption. The reference is made up of a Bandgap voltage reference and a Low Dropout regulator. The topology chosen for the bandgap is a current mode bandgap with adjustable output resistor. This guarantees a reference voltage of less than 1.2V thanks to the sum of two currents instead of two voltages. A double loop was chosen for the LDO regulator to ensure rapid transient response. First, the voltage reference generator was simulated in CMOS technology at 65nm. In the 65nm simulations all targeted specifications were successfully achieved. For BG, power consumption is less than 5uA, DC PSR lower than -60dB and a temperature coefficient around 5ppm/°C. The LDO has a fast settling time lower 150ns, a PSR of less than -70dB in the audio band ([20, 20K]Hz) and a power consumption of less than 10uA. Then, it was simulated and measured with 55nm CMOS technology and three different prototypes were developed and tested. The results are not as good as the 65 nm results because this was the first time the technology was used. Then, the three developed test chips were used to understand the behavior of the technology and to compare simulations with measurements, but each test chip is an improvement on the previous one. The latest test chip features PSR very close to specifications for BG and LDO and power consumption of 5uA for the BG, 10uA for the LDO NM and 5uA for the LDO LP.
Livres sur le sujet "CMOS interface"
Incorporated, Advanced Micro Devices. High performance CMOS bus interface products data book. Sunnyvale, Calif : Advanced Micro Devices, 1989.
Trouver le texte intégralCarrara, Sandro. Bio/CMOS Interfaces and Co-Design. New York, NY : Springer New York, 2013. http://dx.doi.org/10.1007/978-1-4614-4690-3.
Texte intégralDesign of custom CMOS amplifiers for nanoscale bio-interfaces. [New York, N.Y.?] : [publisher not identified], 2019.
Trouver le texte intégralLow, P. F., J. K. Mitchell, G. Sposito et H. van Olphen. Clay-Water Interface and its Rheological Implications. Sous la direction de N. Güven et R. M. Pollastro. Boulder, Colorado : Clay Minerals Society, 1992. http://dx.doi.org/10.1346/cms-wls-4.
Texte intégralInstitute, SAS, dir. Getting started with the SAS System in the CMS environment. 6e éd. Cary, NC : SAS Institute, 1997.
Trouver le texte intégralMeeting, Materials Research Society, et Symposium C, "CMOS Gate-Stack Scaling-- Materials, Interfaces and Reliability Implications" (2009 : San Francisco, Calif.), dir. CMOS gate-stack scaling-- materials, interfaces and reliability implications : Symposium held April 14-16, 2009, San Francisco, california, U.S.A. Warrendale, Pa : Materials Research Society, 2009.
Trouver le texte intégralManoli, Yiannos, et Thorsten Hehn. CMOS Circuits for Piezoelectric Energy Harvesters : Efficient Power Extraction, Interface Modeling and Loss Analysis. Springer, 2014.
Trouver le texte intégralManoli, Yiannos, et Thorsten Hehn. CMOS Circuits for Piezoelectric Energy Harvesters : Efficient Power Extraction, Interface Modeling and Loss Analysis. Springer London, Limited, 2015.
Trouver le texte intégralManoli, Yiannos, et Thorsten Hehn. CMOS Circuits for Piezoelectric Energy Harvesters : Efficient Power Extraction, Interface Modeling and Loss Analysis. Springer, 2016.
Trouver le texte intégralBenson, Niels. Organic CMOS technology by dielectric interface engineering : Chemically functionalized dielectrics for the control of OFET polarity / charge carrier transport properties. Suedwestdeutscher Verlag fuer Hochschulschriften, 2009.
Trouver le texte intégralChapitres de livres sur le sujet "CMOS interface"
Hurley, P., O. Engström, D. Bauza et G. Ghibaudo. « Characterization of Interface Defects ». Dans Nanoscale CMOS, 545–73. Hoboken, NJ, USA : John Wiley & Sons, Inc., 2013. http://dx.doi.org/10.1002/9781118621523.ch15.
Texte intégralBernstein, Kerry, Keith M. Carrig, Christopher M. Durham, Patrick R. Hansen, David Hogenmiller, Edward J. Nowak et Norman J. Rohrer. « Interface Techniques ». Dans High Speed CMOS Design Styles, 207–46. Boston, MA : Springer US, 1999. http://dx.doi.org/10.1007/978-1-4615-5573-5_6.
Texte intégralMaurath, Dominic, et Yiannos Manoli. « Switched-Inductor Capacitive Interface ». Dans CMOS Circuits for Electromagnetic Vibration Transducers, 215–40. Dordrecht : Springer Netherlands, 2014. http://dx.doi.org/10.1007/978-94-017-9272-1_8.
Texte intégralBindal, Ahmet. « TTL Logic and CMOS-TTL Interface ». Dans Electronics for Embedded Systems, 89–122. Cham : Springer International Publishing, 2017. http://dx.doi.org/10.1007/978-3-319-39439-8_4.
Texte intégralHehn, Thorsten, et Yiannos Manoli. « Analysis of Different Interface Circuits ». Dans CMOS Circuits for Piezoelectric Energy Harvesters, 41–56. Dordrecht : Springer Netherlands, 2014. http://dx.doi.org/10.1007/978-94-017-9288-2_3.
Texte intégralMaurath, Dominic, et Yiannos Manoli. « Input Load Adapting Charge Pump Interface ». Dans CMOS Circuits for Electromagnetic Vibration Transducers, 159–97. Dordrecht : Springer Netherlands, 2014. http://dx.doi.org/10.1007/978-94-017-9272-1_6.
Texte intégralTokuda, Takashi, Toshihiko Noda, Kiyotaka Sasagawa et Jun Ohta. « CMOS-Based Neural Interface Device for Optogenetics ». Dans Optogenetics, 375–89. Tokyo : Springer Japan, 2015. http://dx.doi.org/10.1007/978-4-431-55516-2_27.
Texte intégralTokuda, Takashi, Makito Haruta, Kiyotaka Sasagawa et Jun Ohta. « CMOS-Based Neural Interface Device for Optogenetics ». Dans Advances in Experimental Medicine and Biology, 585–600. Singapore : Springer Singapore, 2021. http://dx.doi.org/10.1007/978-981-15-8763-4_41.
Texte intégralThewes, Roland, Alexander Frey, Meinrad Schienle, Christian Paulus, Birgit Holzapfl, Martin Jenkner, Petra Schindler-Bauer et Franz Hofmann. « CMOS Sensor Interface Arrays for DNA Detection ». Dans Analog Circuit Design, 65–89. Boston, MA : Springer US, 2004. http://dx.doi.org/10.1007/978-1-4020-2805-2_4.
Texte intégralKhadouri, Saleh H., Gerard C. M. Meijer et Frank M. L. Van Der Goes. « A CMOS Interface for Thermocouples with Reference-Junction Compensation ». Dans Smart Sensor Interfaces, 73–86. Boston, MA : Springer US, 1997. http://dx.doi.org/10.1007/978-1-4615-6061-6_7.
Texte intégralActes de conférences sur le sujet "CMOS interface"
Hei Wong, Hiroshi Iwai et Kuniyuki Kakushima. « Material and interface instabilities of high-κ ; MOS gate dielectric films ». Dans 2006 International Workshop on Nano CMOS (IWNC). IEEE, 2006. http://dx.doi.org/10.1109/iwnc.2006.4570990.
Texte intégralVelayudhan, V., J. Martin-Martinez, R. Rodriguez, M. Porti, M. Nafria, X. Aymerich, C. Medina et F. Gamiz. « TCAD simulation of interface traps related variability in bulk decananometer mosfets ». Dans 2014 5th European Workshop on CMOS Variability (VARI). IEEE, 2014. http://dx.doi.org/10.1109/vari.2014.6957078.
Texte intégralShiraishi, K., Y. Akasaka, K. Torii, T. Nakayama, S. Miyazaki, T. Nakaoka, H. Watanabe et al. « New findings in nano-scale interface physics and their relations to nano-CMOS technologies ». Dans 2006 International Workshop on Nano CMOS (IWNC). IEEE, 2006. http://dx.doi.org/10.1109/iwnc.2006.4570992.
Texte intégralAya Seike, Itsutaku Sano, Keisaku Yamada et Iwao Ohdomari. « Evaluation of phosphorus diffusion in the confined nano-wire under the influence of Si/SiO2 interface ». Dans 2006 International Workshop on Nano CMOS (IWNC). IEEE, 2006. http://dx.doi.org/10.1109/iwnc.2006.4570985.
Texte intégralBenson, Niels, Marcus Ahles, Martin Schidleja, Andrea Gassmann, Eric Mankel, Thomas Mayer, Christian Melzer, Roland Schmechel et Heinz von Seggern. « Organic CMOS technology by interface treatment ». Dans SPIE Optics + Photonics, sous la direction de Zhenan Bao et David J. Gundlach. SPIE, 2006. http://dx.doi.org/10.1117/12.680049.
Texte intégralAbbott, Jeffrey, Tianyang Ye, Hongkun Park et Donhee Ham. « CMOS interface with biological molecules and cells ». Dans ESSCIRC 2019 - IEEE 45th European Solid State Circuits Conference (ESSCIRC). IEEE, 2019. http://dx.doi.org/10.1109/esscirc.2019.8902832.
Texte intégralTokuda, Takashi, Jiawen Li, Mizuki Takeuchi, Masato Fukamachi et Yasufumi Yokoshiki. « CMOS-based distributed implantable brain interface device ». Dans 2022 20th IEEE Interregional NEWCAS Conference (NEWCAS). IEEE, 2022. http://dx.doi.org/10.1109/newcas52662.2022.9842281.
Texte intégralWaeny, Martin, et Peter Schwider. « CMOS megapixel digital camera with CameraLink interface ». Dans Electronic Imaging 2002, sous la direction de Morley M. Blouke, John Canosa et Nitin Sampat. SPIE, 2002. http://dx.doi.org/10.1117/12.463420.
Texte intégralRifaan, Mochammad, et Robert Rieger. « Attenuating CMOS low-frequency capacitive sensor interface ». Dans 2017 International Conference on Electron Devices and Solid-State Circuits (EDSSC). IEEE, 2017. http://dx.doi.org/10.1109/edssc.2017.8126408.
Texte intégralMorell, William, et Ashok Srivastava. « Novel, Low-power ECRL-CMOS Interface Circuit ». Dans 2019 IEEE 62nd International Midwest Symposium on Circuits and Systems (MWSCAS). IEEE, 2019. http://dx.doi.org/10.1109/mwscas.2019.8885081.
Texte intégralRapports d'organisations sur le sujet "CMOS interface"
Lim, Chee. High-performance Input/Output Circuit for CMOS Integrated Circuit Interface. Portland State University Library, janvier 2000. http://dx.doi.org/10.15760/etd.7186.
Texte intégralSainudeen, Zuhail, et Navid Yazdi. Analog CMOS Interface Circuits for UMSI Chip of Environmental Monitoring Microsystem. Fort Belvoir, VA : Defense Technical Information Center, juillet 2001. http://dx.doi.org/10.21236/ada402437.
Texte intégralSaripalli, Ganesh. CMOS Interface Circuits for Spin Tunneling Junction Based Magnetic Random Access Memories. Office of Scientific and Technical Information (OSTI), janvier 2002. http://dx.doi.org/10.2172/806590.
Texte intégralLi, Honghai, Lihwa Lin, Cody Johnson, Yan Ding, Mitchell Brown, Tanya Beck, Alejandro Sánchez et Weiming Wu. A revisit and update on the verification and validation of the Coastal Modeling System (CMS) : report 1--hydrodynamics and waves. Engineer Research and Development Center (U.S.), septembre 2022. http://dx.doi.org/10.21079/11681/45444.
Texte intégralIzhar, Shamay, Maureen Hanson et Nurit Firon. Expression of the Mitochondrial Locus Associated with Cytoplasmic Male Sterility in Petunia. United States Department of Agriculture, février 1996. http://dx.doi.org/10.32747/1996.7604933.bard.
Texte intégralChapman, Ray, Phu Luong, Sung-Chan Kim et Earl Hayter. Development of three-dimensional wetting and drying algorithm for the Geophysical Scale Transport Multi-Block Hydrodynamic Sediment and Water Quality Transport Modeling System (GSMB). Engineer Research and Development Center (U.S.), juillet 2021. http://dx.doi.org/10.21079/11681/41085.
Texte intégral