Littérature scientifique sur le sujet « Circuit Intégrés »
Créez une référence correcte selon les styles APA, MLA, Chicago, Harvard et plusieurs autres
Consultez les listes thématiques d’articles de revues, de livres, de thèses, de rapports de conférences et d’autres sources académiques sur le sujet « Circuit Intégrés ».
À côté de chaque source dans la liste de références il y a un bouton « Ajouter à la bibliographie ». Cliquez sur ce bouton, et nous générerons automatiquement la référence bibliographique pour la source choisie selon votre style de citation préféré : APA, MLA, Harvard, Vancouver, Chicago, etc.
Vous pouvez aussi télécharger le texte intégral de la publication scolaire au format pdf et consulter son résumé en ligne lorsque ces informations sont inclues dans les métadonnées.
Articles de revues sur le sujet "Circuit Intégrés"
Tap, H., R. P. Tan, O. Bernal, P.-F. Calmon, C. Rouabhi, C. Capello, P. Bourdeu d'Aguerre, F. Gessinn et M. Respaud. « De la conception à la fabrication de circuits intégrés en technologie CMOS ». J3eA 18 (2019) : 1019. http://dx.doi.org/10.1051/j3ea/20191019.
Texte intégralLincelles, JB, V. Goiffon et M. Respauda. « Apprentissage de la conception de circuits intégrés : une introduction par la technologie à l’aide d’un logiciel de TCAD ». J3eA 21 (2022) : 1010. http://dx.doi.org/10.1051/j3ea/20221010.
Texte intégralMarris-Morini, Delphine, Carlos Alonso-Ramos, Xavier Le Roux et Laurent Vivien. « La photonique silicium / germanium pour la spectroscopie moyen infrarouge ». Photoniques, no 98 (septembre 2019) : 20–23. http://dx.doi.org/10.1051/photon/20199820.
Texte intégralVivien, Laurent, Delphine Marris-Morini, Eric Cassan, Carlos Alonso-Ramos, Charles Baudot, Frédéric Bœuf et Bertrand Szelag. « Circuits intégrés photoniques silicium ». Photoniques, no 93 (septembre 2018) : 18–22. http://dx.doi.org/10.1051/photon/20189318.
Texte intégral-CATANI, Jean-Pierre. « La CEM dans les circuits intégrés ». Revue de l'Electricité et de l'Electronique -, no 07 (2000) : 30. http://dx.doi.org/10.3845/ree.2000.065.
Texte intégralChapron, Claude, et Simon Elrharbi. « Circuit multiprojet pour la conception de circuit intégré bipolaire ». Annales Des Télécommunications 46, no 9-10 (septembre 1991) : 550–52. http://dx.doi.org/10.1007/bf02998698.
Texte intégral-LUBINEAU, M. « Vers un modèle CEM des circuits intégrés ». Revue de l'Electricité et de l'Electronique -, no 07 (2000) : 44. http://dx.doi.org/10.3845/ree.2000.068.
Texte intégralTrojman, L., F. Viteri et E. Sicard. « Pédagogie hybride pour l’apprentissage de la conception d’un microprocesseur simplifié niveau master avec μWind ». J3eA 21 (2022) : 1005. http://dx.doi.org/10.1051/j3ea/20221005.
Texte intégralTourneur, Gilles, Pierre Leray, Michel Mathieu, Bernard Loriferne et Claude Chapron. « Initiation pratique à la fabrication de circuits intégrés ». Annales Des Télécommunications 46, no 9-10 (septembre 1991) : 542–46. http://dx.doi.org/10.1007/bf02998696.
Texte intégralFournier, Jean-Michel, et Yves-Jacques Vernay. « Le diagnostic des circuits intégrés par faisceau d’électrons ». Annales des Télécommunications 43, no 7-8 (juillet 1988) : 443–59. http://dx.doi.org/10.1007/bf02999714.
Texte intégralThèses sur le sujet "Circuit Intégrés"
Archambeau, Éric. « Test fonctionnel des circuits intégrés digitaux ». Grenoble INPG, 1985. http://tel.archives-ouvertes.fr/tel-00316164.
Texte intégralPalmier, Luc. « Conception fonctionnelle de circuits intégrés de traitement d'image ». Paris 11, 1985. http://www.theses.fr/1985PA112246.
Texte intégralThis work is concerned with a functional approach to image processing integrated circuit design. Aiming to adjust dynamically some processing features to enable various enough types of operators and to adapt them to the given data, the chips are supposed to be easily associated using predetermined criteria for slicing and cascading. This, different possibilities of integration and several examples of specialized circuits are analysed. The definition, the effective integration and the test of three elementary image processing functions are described. An attempt of generalization towards the “functional” conception of chips and its future prospects are presented as a conclusion
Chotin, Eric. « Placement automatique de circuits intégrés ». Phd thesis, Grenoble INPG, 1992. http://tel.archives-ouvertes.fr/tel-00341773.
Texte intégralDeyine, Amjad. « Contribution au développement de techniques de stimulation laser dynamique pour la localisation de défauts dans les circuits VLSI ». Thesis, Bordeaux 1, 2011. http://www.theses.fr/2011BOR14252/document.
Texte intégralThe principal objective of the project is to investigate laser based techniques for failure analysis of VLSI integrated circuits. The investigations will be performed on the DCGSystems’ Meridian laser scanning microscope coupled with the Credence’s Diamond D10 tester available at CNES. This study was interested more specifically in the improvement of dynamic laser stimulation techniques said DLS like Dynamic Laser Stimulation. DLS techniques consists in modifying the operation of a dynamically failing integrated circuit by photoelectric effect or photothermal effect using a continuous laser beam sweeping the surface of the circuit. A laser beam modulated in the nanosecond range synchronously with the electrical test through a TTL signal can also be advantageously used. Analysis of the electrical parameters response to the laser disturbance leads to an identification of the dynamic failure origin. The optimization of current DLS techniques will increase the failure analyses success rate and bring information hardly accessible by other means, which allows determining the failure root cause. The work performed was the improvement of the DLS process flow by closely integrating the test to monitor any relevant electrical parameters upon DLS. The « Pass-Fail Mapping » technique and the parametric techniques were implemented on the test tools combining the D10 and the Meridian. The synchronization of the test with the laser scan allows establishing methodologies and techniques in order to add timing information to the defect localisation. Indeed, by modulating the laser beam depending on the test pattern sequences, we show our capability to identify precisely which are the vectors responsible for the IC defective behaviour. We are able now to correlate the defective IC functions with the IC structures involved. This technique is known as F-DLS for Full Dynamic Laser Stimulation.In some cases, we know when the failure occurs in the test pattern but we ignore which IC structures are involved. So, we also developed a dynamic current measurement under laser stimulation technique. This technique proved to be efficient to obtain information about the internal IC behaviour. As an example, for the latched component which signals are synchronised just before the outputs, it is hard to measure shift in the signal propagation. Nevertheless, the IC internal activities can be characterized by monitoring on a scope the current variations under laser stimulation when the IC is activated. The information about the shift in the signal propagation could be extracted then by observing of the IC internal activities.Finally, these DLS techniques proved their efficiency for device qualification for reliability issues. Their accuracy allows early detection of operational parameter tiny variations. This is used to highlight electrical parameter margin evolutions during accelerated aging process. DLS techniques demonstrate their potential to deal with the IC robustness evolution facing external perturbation for reliability purposes.The techniques and methodologies developed during this work have been successfully integrated in the IC analysis and characterisation process in the laboratory. We exposed these techniques but the main case studies remain confidential
Morin, Vincent. « Sybilin : un logiciel de conception symbolique pour circuits intégrés micro-ondes ». Brest, 1988. http://www.theses.fr/1988BRES2025.
Texte intégralAboudou, Abderraouf. « Application de la photodétection dans les circuits intégrés III-V pour le contrôle optique d'un circuit logique ». Lille 1, 1991. http://www.theses.fr/1991LIL10053.
Texte intégralCette étude préliminaire nous a permis de réaliser un deuxième diviseur où cette fois-ci l'emplacement et la structure géométrique du photoconducteur ont été optimisés, de sorte que la division par deux a pu être effectuée jusqu'à 1. 2GHz avec une puissance optique modulée minimale de l'ordre de 500 nW seulement. Dans le quatrième chapitre, nous remplaçons dans le circuit intégré, le photoconducteur par un MSM GaAlAs/GaAs/GaAs de structure géométrique semblable. Ici aussi la division par deux est effectuée jusqu'à 1. 2 GHz avec le même seuil de puissance optique. L'un des enseignements que l'on peut tirer de cette étude est le comportement quasi-identique des deux photodétecteurs en hautes fréquences. Dans le cinquième chapitre, nous démontrons expérimentalement, après l'avoir valider théoriquement, la faisabilité d'un MSM GaAs intégré monolithiquement à un guide optique diélectrique Si3N4/SiO2. Les résultats obtenus sont très encourageants et laissent envisager la possibilité de réaliser un circuit numérique commandé optiquement et dont la distribution du signal optique s'effectue à l'aide de guides diélectriques
Angui, Ettiboua. « Conception d'un circuit intégré VLSI turbo-décodeur ». Brest, 1994. http://www.theses.fr/1994BRES2005.
Texte intégralTran, Duc Anh. « Architecture hybride tolérante aux fautes pour l'amélioration de la robustesse des circuits et systèmes intégrés numériques ». Thesis, Montpellier 2, 2012. http://www.theses.fr/2012MON20132/document.
Texte intégralEvolution of CMOS technology consists in continuous downscaling of transistor features sizes, which allows the production of smaller and cheaper integrated circuits with higher performance and lower power consumption. However, each new CMOS technology node is facing reliability problems due to increasing rate of faults and errors. Consequently, fault-tolerance techniques, which employ redundant resources to guarantee correct operations of digital circuits and systems despite the presence of faults, have become essential in digital design. This thesis studies a novel hybrid fault-tolerant architecture for robustness improvement of digital circuits and systems. It targets all kinds of error in combinational part of logic circuits, i.e. hard, SETs and timing errors. Combining information redundancy for error detection, timing redundancy for transient error correction and hardware redundancy for permanent error corrections, the proposed architecture allows significant power consumption saving, while having similar silicon area compared to existing solutions. Furthermore, it can also be used in other applications, such as dealing with aging phenomenon, tolerating faults in pipeline architecture, and being combined with advanced SEUs protection scheme for sequential parts of logic circuits
Delorme, Nicolas. « Influence des interconnexions sur les performances des circuits intégrés silicium en technologie largement submicronique ». Grenoble INPG, 1997. http://www.theses.fr/1997INPG0173.
Texte intégralFontaine, Jonathan. « Optimisation de l’insertion de contre-mesures pour la sécurité des circuits intégrés ». Electronic Thesis or Diss., Sorbonne université, 2024. http://www.theses.fr/2024SORUS058.
Texte intégralOver the last 75 years, the electronics industry has experienced a spectacular evolution, moving from manual design to an automated industry. This industrialization has led to increased complexity in circuits, requiring specialization in tasks during the design of electronic circuits. Various companies around the world have emerged to perform these tasks, with varying levels of trust assigned. From a designer's perspective, these actors pose several threats, such as the insertion of malicious functionalities, intellectual property theft, or circuit counterfeiting. These threats impact the economy of the semiconductor industry, amounting to billions of dollars in losses annually.One way to combat these threats is to lock the circuit with a key, preventing it from functioning correctly if the right key is not present. Logic locking is a method that involves logically locking a circuit using key gates and the corresponding digital key. Several implementations of logic locking have been developed. In these works, we focus on Strong Logic Locking. It locks the circuit by connecting XOR/XNOR gates to the digital key, inserted in circuit signals. Each insertion position has a different impact on security, which is the possibility of recovering the digital key. However, adding logic gates in a circuit increases power consumption, the circuit's area, and decreases performance. Strong logic locking aims to maximize the security of the lock by identifying positions that enhance security, regardless of the resulting impact.In this thesis, we seek to optimize security while considering the impact on circuit performance. We propose a new approach to solving strong logic locking. We start by formulating our security problem based on mathematical models that include security for optimally inserting key gates in the circuit. This formulation calculates the cliques of a subgraph representing the insertion positions. We establish a branch and bound solving algorithm for our problem and evaluate it. We then present a second mathematical models representing the impact on the delay from inserting key gates in the circuit. Finaly, we propose strategies to optimize security while limiting the impact on circuit performance. Our tools are integrated into the design flow, allowing us to validate them with numerical results obtained on circuits used by the electronic community
Livres sur le sujet "Circuit Intégrés"
Office, Canadian Intellectual Property, et Office de la propriété intellectuelle du Canada., dir. A guide to integrated circuit topographies = : Le guide des topographies de circuits intégrés. Ottawa, Ont : Industry Canada = Industrie Canada, 2005.
Trouver le texte intégralIntegrated circuit quality and reliability. New York : Marcel Dekker, 1987.
Trouver le texte intégralR, Hnatek Eugene. Integrated circuit quality and reliability. 2e éd. New York : M. Dekker, 1995.
Trouver le texte intégralJohns, David. Analog integrated circuit design. New York : John Wiley & Sons, 1997.
Trouver le texte intégralDigital CMOS circuit design. Boston : Kluwer Academic Publishers, 1986.
Trouver le texte intégralAllen, P. E. CMOS analog circuit design. Oxford : Oxford University Press Inc., 1987.
Trouver le texte intégralAllen, P. E. CMOS analog circuit design. 2e éd. New York : Oxford University Press, 2002.
Trouver le texte intégralArts of VLSI circuit design : Symmetry approaches toward zero PVT sensitivity. [U.S.] : Xlibris Corporation, 2011.
Trouver le texte intégralR, Holberg Douglas, dir. CMOS analog circuit design. 3e éd. New York : Oxford University Press, USA, 2011.
Trouver le texte intégralPower hybrid circuit design and manufacture. New York : M. Dekker, 1996.
Trouver le texte intégralChapitres de livres sur le sujet "Circuit Intégrés"
Chaponniere, Jean-Raphaël. « Le circuit intégré du sud-est asiatique ». Dans La nouvelle Asie industrielle, 179–85. Graduate Institute Publications, 1989. http://dx.doi.org/10.4000/books.iheid.4092.
Texte intégral