Articles de revues sur le sujet « Circuit booléen »
Créez une référence correcte selon les styles APA, MLA, Chicago, Harvard et plusieurs autres
Consultez les 50 meilleurs articles de revues pour votre recherche sur le sujet « Circuit booléen ».
À côté de chaque source dans la liste de références il y a un bouton « Ajouter à la bibliographie ». Cliquez sur ce bouton, et nous générerons automatiquement la référence bibliographique pour la source choisie selon votre style de citation préféré : APA, MLA, Harvard, Vancouver, Chicago, etc.
Vous pouvez aussi télécharger le texte intégral de la publication scolaire au format pdf et consulter son résumé en ligne lorsque ces informations sont inclues dans les métadonnées.
Parcourez les articles de revues sur diverses disciplines et organisez correctement votre bibliographie.
Mokhtarnia, Hossein, Shahram Etemadi Borujeni et Mohammad Saeed Ehsani. « Automatic Test Pattern Generation Through Boolean Satisfiability for Testing Bridging Faults ». Journal of Circuits, Systems and Computers 28, no 14 (20 février 2019) : 1950240. http://dx.doi.org/10.1142/s0218126619502402.
Texte intégralMatrosova, Angela Yu, Victor A. Provkin et Valentina V. Andreeva. « Masking of Internal Nodes Faults Based on Applying of Incompletely Specified Boolean Functions ». Izvestiya of Saratov University. New Series. Series : Mathematics. Mechanics. Informatics 20, no 4 (2020) : 517–26. http://dx.doi.org/10.18500/1816-9791-2020-20-4-517-526.
Texte intégralLimaye, Nutan, Srikanth Srinivasan et Sébastien Tavenas. « Superpolynomial Lower Bounds Against Low-Depth Algebraic Circuits ». Communications of the ACM 67, no 2 (25 janvier 2024) : 101–8. http://dx.doi.org/10.1145/3611094.
Texte intégralBorodina, Yulia V. « Easily testable circuits in Zhegalkin basis in the case of constant faults of type “1” at gate outputs ». Discrete Mathematics and Applications 30, no 5 (27 octobre 2020) : 303–6. http://dx.doi.org/10.1515/dma-2020-0026.
Texte intégralAgrawal, Nishant. « Automatic Test Pattern Generation using Grover’s Algorithm ». International Journal for Research in Applied Science and Engineering Technology 9, no VI (14 juin 2021) : 2373–79. http://dx.doi.org/10.22214/ijraset.2021.34837.
Texte intégralLi, Hongtao, Chunbiao Li, Zeshi Yuan, Wen Hu et Xiaochen Zhen. « A New Class of Chaotic Circuit with Logic Elements ». Journal of Circuits, Systems and Computers 24, no 09 (27 août 2015) : 1550136. http://dx.doi.org/10.1142/s0218126615501364.
Texte intégralPrihozhy, Anatoly A. « Synthesis of quantum circuits based on incompletely specified functions and if-decision diagrams ». Journal of the Belarusian State University. Mathematics and Informatics, no 3 (14 décembre 2021) : 84–97. http://dx.doi.org/10.33581/2520-6508-2021-3-84-97.
Texte intégralYOUNES, AHMED. « REDUCING QUANTUM COST OF REVERSIBLE CIRCUITS FOR HOMOGENEOUS BOOLEAN FUNCTIONS ». Journal of Circuits, Systems and Computers 19, no 07 (novembre 2010) : 1423–34. http://dx.doi.org/10.1142/s0218126610006736.
Texte intégralHou, Yue Wei, Xin Xu, Wei Wang, Xiao Bo Tian et Hai Jun Liu. « Titanium Oxide Memristor Based Digital Encoder Circuit ». Applied Mechanics and Materials 644-650 (septembre 2014) : 3430–33. http://dx.doi.org/10.4028/www.scientific.net/amm.644-650.3430.
Texte intégralBardales, Andrea C., Quynh Vo et Dmitry M. Kolpashchikov. « Singleton {NOT} and Doubleton {YES ; NOT} Gates Act as Functionally Complete Sets in DNA-Integrated Computational Circuits ». Nanomaterials 14, no 7 (28 mars 2024) : 600. http://dx.doi.org/10.3390/nano14070600.
Texte intégralPopkov, Kirill A. « Lower bounds for lengths of single tests for Boolean circuits ». Discrete Mathematics and Applications 29, no 1 (25 février 2019) : 23–33. http://dx.doi.org/10.1515/dma-2019-0004.
Texte intégralMondal, Joyati, Bappaditya Mondal, Dipak Kumar Kole, Hafizur Rahaman et Debesh Kumar Das. « Boolean Difference Technique for Detecting All Missing Gate and Stuck-at Faults in Reversible Circuits ». Journal of Circuits, Systems and Computers 28, no 12 (novembre 2019) : 1950212. http://dx.doi.org/10.1142/s0218126619502128.
Texte intégralKhan, Wilayat, Farrukh Aslam Khan, Abdelouahid Derhab et Adi Alhudhaif. « CoCEC : An Automatic Combinational Circuit Equivalence Checker Based on the Interactive Theorem Prover ». Complexity 2021 (25 mai 2021) : 1–12. http://dx.doi.org/10.1155/2021/5525539.
Texte intégralROZUM, JORDAN C., et RÉKA ALBERT. « CONTROLLING THE CELL CYCLE RESTRICTION SWITCH ACROSS THE INFORMATION GRADIENT ». Advances in Complex Systems 22, no 07n08 (novembre 2019) : 1950020. http://dx.doi.org/10.1142/s0219525919500206.
Texte intégralRedkin, Nikolay P. « The generalized complexity of linear Boolean functions ». Discrete Mathematics and Applications 30, no 1 (25 février 2020) : 39–44. http://dx.doi.org/10.1515/dma-2020-0004.
Texte intégralLiu, Hui, Fukun Li et Yilin Fan. « Optimizing the Quantum Circuit for Solving Boolean Equations Based on Grover Search Algorithm ». Electronics 11, no 15 (8 août 2022) : 2467. http://dx.doi.org/10.3390/electronics11152467.
Texte intégralLozhkin, Sergei A., et Vadim S. Zizov. « Asymptotically sharp estimates for the area of multiplexers in the cellular circuit model ». Discrete Mathematics and Applications 34, no 2 (1 avril 2024) : 103–15. http://dx.doi.org/10.1515/dma-2024-0009.
Texte intégralSteinbach, Bernd, et Christian Posthoff. « Compact XOR-bi-decomposition for lattices of Boolean functions ». Facta universitatis - series : Electronics and Energetics 31, no 2 (2018) : 223–40. http://dx.doi.org/10.2298/fuee1802223s.
Texte intégralSapozhnikov, Valeriy, Vladimir Sapozhnikov, Dmitriy Efanov et Dmitriy Pyvovarov. « Application of constant-weight code "1-out-if-5" for the organization of combinational circuits check ». Proceedings of Petersburg Transport University, no 2 (20 juin 2017) : 307–19. http://dx.doi.org/10.20295/1815-588x-2017-2-307-319.
Texte intégralFan, Austen Z., Paraschos Koutris et Hangdong Zhao. « Tight Bounds of Circuits for Sum-Product Queries ». Proceedings of the ACM on Management of Data 2, no 2 (10 mai 2024) : 1–20. http://dx.doi.org/10.1145/3651588.
Texte intégralEfanov, Dmitriy, et Eseniya Elina. « Study of algorithms for synthesis of self-checking digital devices based on Boolean correction of signals using weighted Bose – Lin codes ». Transport automation research 10, no 1 (17 mars 2024) : 74–99. http://dx.doi.org/10.20295/2412-9186-2024-10-01-74-99.
Texte intégralRushdi, Ali Muhammad Ali, et Waleed Ahmad. « Digital Circuit Design Utilizing Equation Solving over ‘Big’ Boolean Algebras ». International Journal of Mathematical, Engineering and Management Sciences 3, no 4 (1 décembre 2018) : 404–28. http://dx.doi.org/10.33889/ijmems.2018.3.4-029.
Texte intégralYasmin, Rojoba, et Russell Deaton. « Logical computation with self-assembling electric circuits ». PLOS ONE 17, no 12 (7 décembre 2022) : e0278033. http://dx.doi.org/10.1371/journal.pone.0278033.
Texte intégralIllner, Petr, et Petr Kučera. « A Compiler for Weak Decomposable Negation Normal Form ». Proceedings of the AAAI Conference on Artificial Intelligence 38, no 9 (24 mars 2024) : 10562–70. http://dx.doi.org/10.1609/aaai.v38i9.28926.
Texte intégralChen, Bor-Sen, Chih-Yuan Hsu et Jing-Jia Liou. « Robust Design of Biological Circuits : Evolutionary Systems Biology Approach ». Journal of Biomedicine and Biotechnology 2011 (2011) : 1–14. http://dx.doi.org/10.1155/2011/304236.
Texte intégralBibilo, P. N., et V. I. Romanov. « Experimental Study of Algorithms for Minimization of Binary Decision Diagrams using Algebraic Representations of Cofactors ». Programmnaya Ingeneria 13, no 2 (17 février 2022) : 51–67. http://dx.doi.org/10.17587/prin.13.51-67.
Texte intégralBibilo, P. N. « Synthesis of Modular Multipliers ». Programmnaya Ingeneria 14, no 8 (14 août 2023) : 377–87. http://dx.doi.org/10.17587/prin.14.377-387.
Texte intégralBanik, Subhadeep, et Francesco Regazzoni. « Compact Circuits for Efficient Möbius Transform ». IACR Transactions on Cryptographic Hardware and Embedded Systems 2024, no 2 (12 mars 2024) : 481–521. http://dx.doi.org/10.46586/tches.v2024.i2.481-521.
Texte intégralDatta, Rajesh Kumar. « CVM : Crossbar-based Circuit Verification through Modeling ». Indian Journal of VLSI Design 3, no 2 (30 septembre 2023) : 1–4. http://dx.doi.org/10.54105/ijvlsid.b1219.093223.
Texte intégralBach, Bao Gia, Akash Kundu, Tamal Acharya et Aritra Sarkar. « Visualizing Quantum Circuit Probability : Estimating Quantum State Complexity for Quantum Program Synthesis ». Entropy 25, no 5 (7 mai 2023) : 763. http://dx.doi.org/10.3390/e25050763.
Texte intégralBerndt, Augusto André Souza, Brunno Abreu, Isac S. Campos, Bryan Lima, Mateus Grellert, Jonata T. Carvalho et Cristina Meinhardt. « CGP-based Logic Flow : Optimizing Accuracy and Size of Approximate Circuits ». Journal of Integrated Circuits and Systems 17, no 1 (30 avril 2022) : 1–12. http://dx.doi.org/10.29292/jics.v17i1.546.
Texte intégralEfanov, D. V., et M. V. Zueva. « Modified Hamming Codes in Computing Devices Technical Diagnostic Systems ». Informacionnye Tehnologii 29, no 1 (19 janvier 2023) : 12–22. http://dx.doi.org/10.17587/it.29.12-22.
Texte intégralSeo, Jinyoung, Sungi Kim, Ha H. Park, Da Yeon Choi et Jwa-Min Nam. « Nano-bio-computing lipid nanotablet ». Science Advances 5, no 2 (février 2019) : eaau2124. http://dx.doi.org/10.1126/sciadv.aau2124.
Texte intégralWille, Robert, et Rolf Drechsler. « BDD-Based Synthesis of Reversible Logic ». International Journal of Applied Metaheuristic Computing 1, no 4 (octobre 2010) : 25–41. http://dx.doi.org/10.4018/jamc.2010100102.
Texte intégralBIRGET, JEAN-CAMILLE. « FACTORIZATIONS OF THE THOMPSON–HIGMAN GROUPS, AND CIRCUIT COMPLEXITY ». International Journal of Algebra and Computation 18, no 02 (mars 2008) : 285–320. http://dx.doi.org/10.1142/s0218196708004457.
Texte intégralAwwad, Mohamad. « FROM BOOLE’S LOGIC TO BOOLEAN APPLICATIONS IN COMPUTER SCIENCE ». Educational Discourse : collection of scientific papers, no 32(4) (5 mai 2021) : 18–25. http://dx.doi.org/10.33930/ed.2019.5007.32(4)-2.
Texte intégralSuman, Dr J. V., et Nekkali Ramya. « Harnessing Tunnel Field-Effect Transistors for Boolean Function Implementation ». INTERANTIONAL JOURNAL OF SCIENTIFIC RESEARCH IN ENGINEERING AND MANAGEMENT 07, no 12 (30 décembre 2023) : 1–13. http://dx.doi.org/10.55041/ijsrem27821.
Texte intégralPashukov, Artem. « Application of Weight-Based Sum Codes at the Synthesis of Circuits for Built-in Control by Boolean Complement Method ». Automation on transport 8, no 1 (15 mars 2022) : 101–14. http://dx.doi.org/10.20295/2412-9186-2022-8-1-101-114.
Texte intégralElliott, Conal. « Timely Computation ». Proceedings of the ACM on Programming Languages 7, ICFP (30 août 2023) : 895–919. http://dx.doi.org/10.1145/3607861.
Texte intégralDong, Zhekang, Donglian Qi, Yufei He, Zhao Xu, Xiaofang Hu et Shukai Duan. « Easily Cascaded Memristor-CMOS Hybrid Circuit for High-Efficiency Boolean Logic Implementation ». International Journal of Bifurcation and Chaos 28, no 12 (novembre 2018) : 1850149. http://dx.doi.org/10.1142/s0218127418501493.
Texte intégralBen-Festus, B. N., M. O. Osinowo et Ben Festus. « Design and Construction of a Digital Logic Training Module for Laboratory Experimentation ». International Journal of Research and Innovation in Applied Science VIII, no VII (2023) : 93–98. http://dx.doi.org/10.51584/ijrias.2023.8511.
Texte intégralK, Alice, et Surya K. « An instance of Satisfiability Problem learnt with Instance based, Decision trees, Naive Bayes ». Knowledge Transactions on Applied Machine Learning 01, no 04 (20 septembre 2023) : 21–30. http://dx.doi.org/10.59567/ktaml.v1.04.03.
Texte intégralRepe, Madhavi, et Sanjay Koli. « A Solution to VLSI : Digital Circuits Design in Quantum Dot Cellular Automata Technology ». International Journal of Electrical and Electronics Research 11, no 3 (10 août 2023) : 696–704. http://dx.doi.org/10.37391/ijeer.110309.
Texte intégralMukherjee, Shyamapada, et Suchismita Roy. « Via-Aware Dogleg Routing Using Boolean Satisfiability ». Journal of Circuits, Systems and Computers 26, no 04 (6 décembre 2016) : 1750064. http://dx.doi.org/10.1142/s0218126617500645.
Texte intégralConstantinides, G. A. « Rethinking arithmetic for deep neural networks ». Philosophical Transactions of the Royal Society A : Mathematical, Physical and Engineering Sciences 378, no 2166 (20 janvier 2020) : 20190051. http://dx.doi.org/10.1098/rsta.2019.0051.
Texte intégralvon zur Gathen, Joachim, et Gadiel Seroussi. « Boolean circuits versus arithmetic circuits ». Information and Computation 91, no 1 (mars 1991) : 142–54. http://dx.doi.org/10.1016/0890-5401(91)90078-g.
Texte intégralKumaresan, Raja Sekar, Marshal Raj et Lakshminarayanan Gopalakrishnan. « Design and implementation of a nano magnetic logic barrel shifter using beyond-CMOS technology ». Journal of Electrical Engineering 73, no 1 (1 février 2022) : 1–10. http://dx.doi.org/10.2478/jee-2022-0001.
Texte intégralRahman, M. Sazadur, Adib Nahiyan, Fahim Rahman, Saverio Fazzari, Kenneth Plaks, Farimah Farahmandi, Domenic Forte et Mark Tehranipoor. « Security Assessment of Dynamically Obfuscated Scan Chain Against Oracle-guided Attacks ». ACM Transactions on Design Automation of Electronic Systems 26, no 4 (avril 2021) : 1–27. http://dx.doi.org/10.1145/3444960.
Texte intégralHoiriyah, Hoiriyah. « SIMULASI GERBANG DASAR LOGIKA DALAM APLIKASI ». Jurnal Teknik Informatika dan Elektro 2, no 2 (21 novembre 2022) : 01–08. http://dx.doi.org/10.55542/jurtie.v2i2.405.
Texte intégralTAYARI, MAHSHID, et MOHAMMAD ESHGHI. « DESIGN OF 3-INPUT REVERSIBLE PROGRAMMABLE LOGIC ARRAY ». Journal of Circuits, Systems and Computers 20, no 02 (avril 2011) : 283–97. http://dx.doi.org/10.1142/s0218126611007256.
Texte intégral