Littérature scientifique sur le sujet « Cache Coherence Problem »
Créez une référence correcte selon les styles APA, MLA, Chicago, Harvard et plusieurs autres
Consultez les listes thématiques d’articles de revues, de livres, de thèses, de rapports de conférences et d’autres sources académiques sur le sujet « Cache Coherence Problem ».
À côté de chaque source dans la liste de références il y a un bouton « Ajouter à la bibliographie ». Cliquez sur ce bouton, et nous générerons automatiquement la référence bibliographique pour la source choisie selon votre style de citation préféré : APA, MLA, Harvard, Vancouver, Chicago, etc.
Vous pouvez aussi télécharger le texte intégral de la publication scolaire au format pdf et consulter son résumé en ligne lorsque ces informations sont inclues dans les métadonnées.
Articles de revues sur le sujet "Cache Coherence Problem"
Shmeylin, B. Z., et E. A. Alekseeva. « THE PROBLEM OF PROVIDING CACHE COHERENCE IN MULTIPROCESSOR SYSTEMS WITH MANY PROCESSORS ». Issues of radio electronics, no 5 (20 mai 2018) : 47–53. http://dx.doi.org/10.21778/2218-5453-2018-5-47-53.
Texte intégralJournal, Baghdad Science. « Cache Coherence Protocol Design and Simulation Using IES (Invalid Exclusive read/write Shared) State ». Baghdad Science Journal 14, no 1 (5 mars 2017) : 219–30. http://dx.doi.org/10.21123/bsj.14.1.219-230.
Texte intégralأنيس القردوح, عبدالحميد الكواش et عبدالمحسن البنداق. « Simulation Cache Coherence Protocols in Multicore Processors ». Journal of Pure & ; Applied Sciences 21, no 4 (3 octobre 2022) : 285–89. http://dx.doi.org/10.51984/jopas.v21i4.2239.
Texte intégralJalil, Luma Fayeq, Maha Abdul kareem H. Al-Rawi et Abeer Diaa Al-Nakshabandi. « Cache coherence protocol design using VMSI (Valid Modified Shared Invalid) states ». Journal of University of Human Development 3, no 1 (31 mars 2017) : 274. http://dx.doi.org/10.21928/juhd.v3n1y2017.pp274-281.
Texte intégralGuo, Yu Feng, Ming Zhang et Rui Gong. « I/O Coherence Faulty Tolerance Method for Multi-Core Processor Based on Retry ». Applied Mechanics and Materials 427-429 (septembre 2013) : 2830–33. http://dx.doi.org/10.4028/www.scientific.net/amm.427-429.2830.
Texte intégralZhao, Jia et Watanabe. « Router-integrated Cache Hierarchy Design for Highly Parallel Computing in Efficient CMP Systems ». Electronics 8, no 11 (17 novembre 2019) : 1363. http://dx.doi.org/10.3390/electronics8111363.
Texte intégralZhu, Wei, et Xiaoyang Zeng. « Decision Tree-Based Adaptive Reconfigurable Cache Scheme ». Algorithms 14, no 6 (1 juin 2021) : 176. http://dx.doi.org/10.3390/a14060176.
Texte intégralTian, Yong Hong, et Guang Jian Chen. « A Review of Researches on Cache Coherence Protocols for Multi-Core Processor ». Advanced Materials Research 933 (mai 2014) : 740–43. http://dx.doi.org/10.4028/www.scientific.net/amr.933.740.
Texte intégralALKOWAILEET, WAIL Y., DAVID CARRILLO-CISNEROS, ROBERT V. LIM et ISAAC D. SCHERSON. « NUMA-Aware Multicore Matrix Multiplication ». Parallel Processing Letters 24, no 04 (décembre 2014) : 1450006. http://dx.doi.org/10.1142/s0129626414500066.
Texte intégralCHONG, FREDERIC T., et ANANT AGARWAL. « SHARED MEMORY VERSUS MESSAGE PASSING FOR ITERATIVE SOLUTION OF SPARSE, IRREGULAR PROBLEMS ». Parallel Processing Letters 09, no 01 (mars 1999) : 159–70. http://dx.doi.org/10.1142/s0129626499000177.
Texte intégralThèses sur le sujet "Cache Coherence Problem"
Archibald, James K. « The cache coherence problem in shared-memory multiprocessors / ». Thesis, Connect to this title online ; UW restricted, 1987. http://hdl.handle.net/1773/6955.
Texte intégralARORA, POOJA. « Cache Coherence in Multi Processors Architecture ». Thesis, 2015. http://dspace.dtu.ac.in:8080/jspui/handle/repository/14290.
Texte intégralMr. MANOJ KUMAR Associate Professor Delhi Technological University Department of Computer Engineering Delhi Technological University 2011-2012
HUANG, WEN-GIANG, et 黃文強. « Two new protocols for cache coherence problem ». Thesis, 1989. http://ndltd.ncl.edu.tw/handle/80242125272378726036.
Texte intégralLivres sur le sujet "Cache Coherence Problem"
Milo, Tomašević, et Milutinović Veljko, dir. The Cache-coherence problem in shared-memory multiprocessors : Hardware solutions. Los Alamitos, Calif : IEEE Computer Society Press, 1993.
Trouver le texte intégralTartalja, Igor. The cache coherence problem in shared-memory multiprocessors : Software solutions. Los Alamitos, Calif : IEEE Computer Society Press, 1996.
Trouver le texte intégral(Editor), Milo Tomasevic, et Veljko Milutinovic (Editor), dir. The Cache-Coherence Problem in Shared-Memory Multiprocessors : Hardware Solutions. Ieee Computer Society, 1993.
Trouver le texte intégral(Editor), Veljko Milutinovic, et Milo Tomasevic (Editor), dir. The Cache-Coherence Problem in Shared-Memory Multiprocessors : Hardware Solutions. Institute of Electrical & Electronics Enginee, 1999.
Trouver le texte intégralChapitres de livres sur le sujet "Cache Coherence Problem"
Cortes, Toni, Sergi Girona et Jesús Labarta. « Avoiding the cache-coherence problem in a parallel/distributed file system ». Dans High-Performance Computing and Networking, 860–69. Berlin, Heidelberg : Springer Berlin Heidelberg, 1997. http://dx.doi.org/10.1007/bfb0031657.
Texte intégralMoorthi, M. Narayana, et R. Manjula. « Challenges Faced in Enhancing the Performance and Scalability in Parallel Computing Architecture ». Dans Advances in Computer and Electrical Engineering, 252–69. IGI Global, 2016. http://dx.doi.org/10.4018/978-1-4666-9479-8.ch010.
Texte intégral« Design Issues of a Cooperative Cache with no Coherence Problems ». Dans High Performance Mass Storage and Parallel I/O. IEEE, 2009. http://dx.doi.org/10.1109/9780470544839.ch18.
Texte intégralActes de conférences sur le sujet "Cache Coherence Problem"
Cheng, L., et A. A. Sawchuk. « Optical solutions for cache memories in parallel computers ». Dans OSA Annual Meeting. Washington, D.C. : Optica Publishing Group, 1993. http://dx.doi.org/10.1364/oam.1993.mzz.1.
Texte intégralMittal, Shaily, et Nitin. « A New Approach to Directory Based Solution for Cache Coherence Problem ». Dans 2014 3rd International Conference on Eco-friendly Computing and Communication Systems (ICECCS). IEEE, 2014. http://dx.doi.org/10.1109/eco-friendly.2014.77.
Texte intégralLi, Qiang. « SCI Lamp for Multimedia Applications ». Dans ASME 1994 International Computers in Engineering Conference and Exhibition and the ASME 1994 8th Annual Database Symposium collocated with the ASME 1994 Design Technical Conferences. American Society of Mechanical Engineers, 1994. http://dx.doi.org/10.1115/cie1994-0474.
Texte intégralCortes, Toni, Sergi Girona et Jesús Labarta. « Design issues of a cooperative cache with no coherence problems ». Dans the fifth workshop. New York, New York, USA : ACM Press, 1997. http://dx.doi.org/10.1145/266220.266224.
Texte intégralHytopoulos, Evangelos, Mark D. Kremenetsky, Ramesh Andra, Richard Sun et Stan Posey. « Scalability Studies on a cc-NUMA Computer Architecture for Large Automotive Simulations ». Dans ASME 1998 International Mechanical Engineering Congress and Exposition. American Society of Mechanical Engineers, 1998. http://dx.doi.org/10.1115/imece1998-0994.
Texte intégral