Literatura académica sobre el tema "VEDIC MATHEMATICS TOOL"
Crea una cita precisa en los estilos APA, MLA, Chicago, Harvard y otros
Índice
Consulte las listas temáticas de artículos, libros, tesis, actas de conferencias y otras fuentes académicas sobre el tema "VEDIC MATHEMATICS TOOL".
Junto a cada fuente en la lista de referencias hay un botón "Agregar a la bibliografía". Pulsa este botón, y generaremos automáticamente la referencia bibliográfica para la obra elegida en el estilo de cita que necesites: APA, MLA, Harvard, Vancouver, Chicago, etc.
También puede descargar el texto completo de la publicación académica en formato pdf y leer en línea su resumen siempre que esté disponible en los metadatos.
Artículos de revistas sobre el tema "VEDIC MATHEMATICS TOOL"
Rešić, Sead y Adin Lemo. "VEDIC MATHEMATICS". Journal Human Research in Rehabilitation 5, n.º 2 (septiembre de 2015): 23–30. http://dx.doi.org/10.21554/hrr.091509.
Texto completoKhan, Angshuman, Sudip Halder y Shubhajit Pal. "Design of ASIC Square Calculator Using AncientVedic Mathematics". International Journal of Engineering & Technology 7, n.º 2.23 (20 de abril de 2018): 464. http://dx.doi.org/10.14419/ijet.v7i2.23.15334.
Texto completoKuruvilla, Siya Susan, Stephani Sunil, Abisha Susan Alichan y Abraham K. Thomas. "Comparison of Vedic Multiplier Implementation Using Gate Diffusion Input and Modified Gate Diffusion Input Techniques". Journal of Signal Processing 8, n.º 2 (22 de junio de 2022): 1–5. http://dx.doi.org/10.46610/josp.2022.v08i02.001.
Texto completoKhubnani, Rashi, Tarunika Sharma y Chitirala Subramanyam. "Applications of Vedic multiplier - A Review". Journal of Physics: Conference Series 2225, n.º 1 (1 de marzo de 2022): 012003. http://dx.doi.org/10.1088/1742-6596/2225/1/012003.
Texto completoBharatha Babu, K. y V. Anupriya. "VLSI Design Based Delay and Power Performance Comparison and Analysis of Multipliers". Multidisciplinary Journal for Applied Research in Engineering and Technology I, n.º I (29 de agosto de 2021). http://dx.doi.org/10.54228/mjaret08210009.
Texto completoPATRO, ARUN K. y KUNAL N. DEKATE. "A TRANSISTOR LEVEL ANALYSIS FOR A 8-BIT VEDIC MULTIPLIER". International Journal of Electronics Signals and Systems, octubre de 2012, 78–83. http://dx.doi.org/10.47893/ijess.2012.1086.
Texto completo"Delay Efficient Vedic Multiplier for DSP". International Journal of Innovative Technology and Exploring Engineering 8, n.º 9S (23 de agosto de 2019): 499–501. http://dx.doi.org/10.35940/ijitee.i1078.0789s19.
Texto completoGopinath, Jini K. y Rita Krishnan. "Vedic mathematics training in specific learning difficulty: A study on upper primary children". Indian Journal of Positive Psychology 9, n.º 01 (6 de abril de 2018). http://dx.doi.org/10.15614/ijpp.v9i01.11750.
Texto completoKhan, Angshuman, Sudip Halder, Souvik Saha y Rajeev Arya. "FPGA Implementation of Vedic Squarer for Communication Systems". International Journal of Sensors, Wireless Communications and Control 09 (11 de junio de 2019). http://dx.doi.org/10.2174/2210327909666190611143919.
Texto completoBaranov, V. M. "An Original Analytical Study of Innovative Legal Technologies. Review of the Monograph By Degtyarev M.V. “The Latest Regulatory Technologies and Tools: Regulatory Experiments, Sandboxes, Guillotines, Ecosystems, Platforms” / Edited by Prof. I.V. Ponkin / Moscow State Law University Named After O.E. Kutafin (MSLA). M.: Buki Vedi, 2022. 424 p.)". Proceedings of the Institute of State and Law of the RAS, 28 de julio de 2022, 168–81. http://dx.doi.org/10.35427/2073-4522-2022-17-3-baranov.
Texto completoTesis sobre el tema "VEDIC MATHEMATICS TOOL"
RUHELA, DIKSHA. "DESIGN AND IMPLEMENTATION OF EFFICIENT REVERSIBLE MULTIPLIER USING VEDIC MATHEMATICS TOOL". Thesis, 2016. http://dspace.dtu.ac.in:8080/jspui/handle/repository/14759.
Texto completo