Um die anderen Arten von Veröffentlichungen zu diesem Thema anzuzeigen, folgen Sie diesem Link: PCoC - Power Chip on Chip.

Bücher zum Thema „PCoC - Power Chip on Chip“

Geben Sie eine Quelle nach APA, MLA, Chicago, Harvard und anderen Zitierweisen an

Wählen Sie eine Art der Quelle aus:

Machen Sie sich mit Top-50 Bücher für die Forschung zum Thema "PCoC - Power Chip on Chip" bekannt.

Neben jedem Werk im Literaturverzeichnis ist die Option "Zur Bibliographie hinzufügen" verfügbar. Nutzen Sie sie, wird Ihre bibliographische Angabe des gewählten Werkes nach der nötigen Zitierweise (APA, MLA, Harvard, Chicago, Vancouver usw.) automatisch gestaltet.

Sie können auch den vollen Text der wissenschaftlichen Publikation im PDF-Format herunterladen und eine Online-Annotation der Arbeit lesen, wenn die relevanten Parameter in den Metadaten verfügbar sind.

Sehen Sie die Bücher für verschiedene Spezialgebieten durch und erstellen Sie Ihre Bibliographie auf korrekte Weise.

1

Allard, Bruno, Hrsg. Power Systems-On-Chip. Hoboken, NJ, USA: John Wiley & Sons, Inc., 2016. http://dx.doi.org/10.1002/9781119377702.

Der volle Inhalt der Quelle
APA, Harvard, Vancouver, ISO und andere Zitierweisen
2

Silvano, Cristina, Marcello Lajolo und Gianluca Palermo, Hrsg. Low Power Networks-on-Chip. Boston, MA: Springer US, 2011. http://dx.doi.org/10.1007/978-1-4419-6911-8.

Der volle Inhalt der Quelle
APA, Harvard, Vancouver, ISO und andere Zitierweisen
3

Silvano, Cristina. Low Power Networks-on-Chip. Boston, MA: Springer Science+Business Media, LLC, 2011.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
4

Vaisband, Inna P., Renatas Jakushokas, Mikhail Popovich, Andrey V. Mezhiba, Selçuk Köse und Eby G. Friedman. On-Chip Power Delivery and Management. Cham: Springer International Publishing, 2016. http://dx.doi.org/10.1007/978-3-319-29395-0.

Der volle Inhalt der Quelle
APA, Harvard, Vancouver, ISO und andere Zitierweisen
5

Hu, John, und Mohammed Ismail. CMOS High Efficiency On-chip Power Management. New York, NY: Springer New York, 2011. http://dx.doi.org/10.1007/978-1-4419-9526-1.

Der volle Inhalt der Quelle
APA, Harvard, Vancouver, ISO und andere Zitierweisen
6

Hu, John. CMOS High Efficiency On-chip Power Management. New York, NY: Springer Science+Business Media, LLC, 2011.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
7

Tanzawa, Toru. On-chip High-Voltage Generator Design. New York, NY: Springer New York, 2013.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
8

Jakushokas, Renatas, Mikhail Popovich, Andrey V. Mezhiba, Selçuk Köse und Eby G. Friedman. Power Distribution Networks with On-Chip Decoupling Capacitors. New York, NY: Springer New York, 2011. http://dx.doi.org/10.1007/978-1-4419-7871-4.

Der volle Inhalt der Quelle
APA, Harvard, Vancouver, ISO und andere Zitierweisen
9

Popovich, Mikhhail, Andrey V. Mezhiba und Eby G. Friedman. Power Distribution Networks with On-Chip Decoupling Capacitors. Boston, MA: Springer US, 2008. http://dx.doi.org/10.1007/978-0-387-71601-5.

Der volle Inhalt der Quelle
APA, Harvard, Vancouver, ISO und andere Zitierweisen
10

Jakushokas, Renatas. Power distribution networks with on-chip decoupling capacitors. 2. Aufl. New York: Springer, 2011.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
11

Oberle, Michael. Low power systems-on-chip for biomedical applications. Konstanz: Hartung-Gorre Verlag, 2003.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
12

Tanzawa, Toru. On-chip high-voltage generator design. New York: Springer, 2013.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
13

K, Kokula Krishna Hari, Hrsg. Power Analysis of Embedded Low Latency Network on Chip. Chennai, India: Association of Scientists, Developers and Faculties, 2016.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
14

Nassif-Khalil, Sameh G. CMOS-compatible power MOSFETs for on-chip DC/DC converters. Ottawa: National Library of Canada, 2000.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
15

Rindfleisch, Christoph, und Bernhard Wicht. Chip-Scale Power Supplies for DC-Link and Grid Applications. Cham: Springer Nature Switzerland, 2024. http://dx.doi.org/10.1007/978-3-031-60820-9.

Der volle Inhalt der Quelle
APA, Harvard, Vancouver, ISO und andere Zitierweisen
16

Meinerzhagen, Pascal, Adam Teman, Robert Giterman, Noa Edri, Andreas Burg und Alexander Fish. Gain-Cell Embedded DRAMs for Low-Power VLSI Systems-on-Chip. Cham: Springer International Publishing, 2018. http://dx.doi.org/10.1007/978-3-319-60402-2.

Der volle Inhalt der Quelle
APA, Harvard, Vancouver, ISO und andere Zitierweisen
17

Bastos, Rodrigo Possamai, und Frank Sill Torres. On-Chip Current Sensors for Reliable, Secure, and Low-Power Integrated Circuits. Cham: Springer International Publishing, 2020. http://dx.doi.org/10.1007/978-3-030-29353-6.

Der volle Inhalt der Quelle
APA, Harvard, Vancouver, ISO und andere Zitierweisen
18

Rectifier, International. Power interface products: HEXFET and IGBT muli-chip power SIP modules; designer's manual and product databook. El Segundo, CA: International Rectifier, 1992.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
19

Yoo, Hoi-Jun. Low-power NoC for high-performace SoC design. Boca Raton, Fl: Taylor & Francis, 2008.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
20

Yoo, Hoi-Jun. Low-Power NoC for High-Performance SoC Design. London: Taylor and Francis, 2008.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
21

Ghafar-Zadeh, Ebrahim. CMOS capacitive sensors for lab-on-chip applications: A multidisciplinary approach. Dordrecht: Springer, 2010.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
22

Brenner, Robert C. The Commodore 64 troubleshooting & repair guide. Indianapolis, Ind: H.W. Sams, 1985.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
23

Yŏnʼguwŏn, Hanʼguk Chŏnja Tʻongsin, und Korea (South) Chŏngbo Tʻongsinbu, Hrsg. Hyudaeyong chŏ chŏllyŏk musŏn poan chʻipset e kwanhan yŏnʼgu =: A study on the low power wireless security chip set for a handset. Sŏul-si: Chŏngbo Tʻongsinbu, 2006.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
24

N, Mahapatra Rabi, Hrsg. Design of low-power coarse-grained reconfigurable architectures. Boca Raton, FL: CRC Press, 2011.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
25

Yoo, Hoi-Jun. Low-power NoC for high-performance SoC design. Boca Raton, Fl: Taylor & Francis, 2008.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
26

Silvano, Cristina, Marcello Lajolo und Gianluca Palermo. Low Power Networks-on-Chip. Springer, 2014.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
27

Friedman, Eby G., Mikhail Popovich, Andrey V. Mezhiba, Renatas Jakushokas, Inna P. Vaisband und Selçuk Köse. On-Chip Power Delivery and Management. Springer, 2018.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
28

Friedman, Eby G., Mikhail Popovich, Andrey V. Mezhiba, Renatas Jakushokas, Inna P. Vaisband und Selçuk Köse. On-Chip Power Delivery and Management. Springer, 2016.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
29

Popovich, Mikhail, Andrey V. Mezhiba, Renatas Jakushokas, Inna P. Vaisband und Selçuk Köse. On-Chip Power Delivery and Management. Springer London, Limited, 2016.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
30

Hu, John, und Mohammed Ismail. CMOS High Efficiency On-chip Power Management. Springer, 2011.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
31

Hu, John, und Mohammed Ismail. CMOS High Efficiency On-chip Power Management. Springer, 2013.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
32

Tanzawa, Toru. On-chip High-Voltage Generator Design. Springer, 2014.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
33

Friedman, Eby G., Mikhail Popovich, Andrey V. Mezhiba, Renatas Jakushokas und Selçuk Köse. Power Distribution Networks with On-Chip Decoupling Capacitors. Springer, 2014.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
34

System on Chip Interfaces for Low Power Design. Elsevier, 2016. http://dx.doi.org/10.1016/c2014-0-00336-x.

Der volle Inhalt der Quelle
APA, Harvard, Vancouver, ISO und andere Zitierweisen
35

Allard, Bruno. Power Systems-On-Chip: Practical Aspects of Design. Wiley & Sons, Incorporated, John, 2016.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
36

Zürich, Eidgenössische Technische Hochschule, Hrsg. Low power systems-on-chip for biomedical applications. 2002.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
37

Friedman, Eby G., Andrey Mezhiba und Mikhail Popovich. Power Distribution Networks with on-Chip Decoupling Capacitors. Springer London, Limited, 2007.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
38

Friedman, Eby G., Andrey Mezhiba und Mikhail Popovich. Power Distribution Networks with On-Chip Decoupling Capacitors. Springer, 2010.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
39

Allard, Bruno. Power Systems-On-Chip: Practical Aspects of Design. Wiley & Sons, Incorporated, John, 2016.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
40

Friedman, Eby G., Andrey Mezhiba und Mikhail Popovich. Power Distribution Networks with On-Chip Decoupling Capacitors. Springer, 2008.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
41

Singh, Neeraj Kumar, Sanjeeb Mishra und Vijayakrishnan Rousseau. System on Chip Interfaces for Low Power Design. Elsevier Science & Technology Books, 2015.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
42

Singh, Neeraj Kumar, Sanjeeb Mishra und Rousseau Vijayakrishnan. System on Chip Interfaces for Low Power Design. Elsevier Science & Technology Books, 2015.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
43

Allard, Bruno. Power Systems-On-Chip: Practical Aspects of Design. Wiley & Sons, Incorporated, John, 2016.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
44

Allard, Bruno. Power Systems-On-Chip: Practical Aspects of Design. Wiley & Sons, Incorporated, John, 2016.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
45

Friedman, Eby G., Mikhail Popovich, Andrey V. Mezhiba, Renatas Jakushokas und Selçuk Köse. Power Distribution Networks with on-Chip Decoupling Capacitors. Springer, 2010.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
46

Power Distribution Networks with On-Chip Decoupling Capacitors. Springer, 2007.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
47

Tanzawa, Toru. On-chip High-Voltage Generator Design. Springer, 2012.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
48

Chan, Tsz Shuen. Exploring spatial locality in VLSI on-chip power grids. 2005.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
49

Alan, Gibbons, Rob Aitken, Kaijian Shi und David Flynn. Low Power Methodology Manual: For System-On-Chip Design. Springer London, Limited, 2007.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
50

Alan, Gibbons, Rob Aitken, Kaijian Shi und David Flynn. Low Power Methodology Manual: For System-on-Chip Design. Springer, 2011.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
Wir bieten Rabatte auf alle Premium-Pläne für Autoren, deren Werke in thematische Literatursammlungen aufgenommen wurden. Kontaktieren Sie uns, um einen einzigartigen Promo-Code zu erhalten!

Zur Bibliographie