Bücher zum Thema „Integrated circuits Very large scale integration Design and construction Testing“

Um die anderen Arten von Veröffentlichungen zu diesem Thema anzuzeigen, folgen Sie diesem Link: Integrated circuits Very large scale integration Design and construction Testing.

Geben Sie eine Quelle nach APA, MLA, Chicago, Harvard und anderen Zitierweisen an

Wählen Sie eine Art der Quelle aus:

Machen Sie sich mit Top-50 Bücher für die Forschung zum Thema "Integrated circuits Very large scale integration Design and construction Testing" bekannt.

Neben jedem Werk im Literaturverzeichnis ist die Option "Zur Bibliographie hinzufügen" verfügbar. Nutzen Sie sie, wird Ihre bibliographische Angabe des gewählten Werkes nach der nötigen Zitierweise (APA, MLA, Harvard, Chicago, Vancouver usw.) automatisch gestaltet.

Sie können auch den vollen Text der wissenschaftlichen Publikation im PDF-Format herunterladen und eine Online-Annotation der Arbeit lesen, wenn die relevanten Parameter in den Metadaten verfügbar sind.

Sehen Sie die Bücher für verschiedene Spezialgebieten durch und erstellen Sie Ihre Bibliographie auf korrekte Weise.

1

Jakubowski, Andrzej. Diagnostic measurements in LSI/VLSI integrated circuits production. Singapore: World Scientific, 1991.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
2

Jha, Niraj K. Testing and reliable design of CMOS circuits. Boston: Kluwer Academic Publishers, 1990.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
3

Mazumder, Pinaki. Genetic algorithms for VLSI design, layout & test automation. Upper Saddle River, NJ: Prentice Hall PTR, 1999.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
4

International Symposium on Quality Electronic Design (3rd 2002 San Jose, Calif.). International Symposium on Quality Electronic Design: Proceedings : 18-21 March, 2002, San Jose, California. Los Alamitos, California: IEEE Computer Society, 2002.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
5

International Symposium on Quality Electronic Design (2nd 2001 San Jose, Calif.). International Symposium on Quality Electronic Design: Proceedings, 26-28 March, 2001, San Jose, California. Los Alamitos, Calif: IEEE Computer Society, 2001.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
6

International Symposium on Quality Electronic Design (6th 2005 San Jose, Calif.). 6th International Symposium on Quality Electronic Design: Proceedings : March 21-23, 2005, San Jose, California. Los Alamitos, Calif: IEEE Computer Society, 2005.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
7

International Symposium on Quality Electronic Design (7th 2006 San Jose, Calif.). 7th International Symposium on Quality Electronic Design: ISQED 2006, proceedings : 27-29 March 2006, San Jose, California. Los Alamitos, Calif: IEEE Computer Society, 2006.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
8

International, Symposium on Quality Electronic Design (9th 2008 San Jose Calif ). Ninth International Symposium on Quality Electronic Design: ISQED 2008 : proceedings : San Jose, California : 17-19 March 2008. Los Alamitos, Calif: IEEE Computer Society, 2008.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
9

International, Symposium on Quality Electronic Design (8th 2007 San Jose Calif ). 8th International Symposium on Quality Electronic Design: ISQED 2007 : proceedings : San Jose, California : 26-28 March. Los Alamitos, Calif: IEEE Computer Society, 2007.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
10

Fanucci, Luca. An experimental approach to CDMA and interference mitigation: From system architecture to hardware testing through VLSI design. New York: Springer, 2011.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
11

I͡Armolik, V. N. Self-testing VLSI design. Amsterdam: Elsevier, 1993.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
12

Vai, M. Michael. VLSI design. Boca Raton, FL: CRC Press, 2001.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
13

Tsui, Frank F. LSI/VLSI testability design. New York: McGraw-Hill, 1987.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
14

Balkır, Sina. Analog VLSI design automation. Boca Raton, Fla: CRC Press, 2003.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
15

David, Harris. Skew-tolerant circuit design. San Francisco: Morgan Kaufmann Publishers, 2001.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
16

Geiger, Randall L. VLSI design techniques for analog and digital circuits. New York: McGraw, 1990.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
17

Geiger, Randall L. VLSI design techniques for analog and digital circuits. New York: McGraw-Hill Pub. Co., 1990.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
18

Bakoglu, H. B. Circuits, interconnections, and packaging for VLSI. Reading, Mass: Addison-Wesley Pub. Co., 1990.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
19

Hsu, Chi-Ping. Signal routing in integrated circuit layout. Ann Arbor, Mich: UMI Research Press, 1986.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
20

Kahng, Andrew B. On optimal interconnections for VLSI. Boston: Kluwer Academic Publishers, 1995.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
21

Sechen, Carl. VLSI placement and global routing using simulated annealing. Boston: Kluwer Academic Publishers, 1988.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
22

Hollis, Ernest E. Design of VLSI gate array ICs. Englewood Cliffs, NJ: Prentice-Hall, 1987.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
23

Pucknell, Douglas A. Basic VLSI design: Systems and circuits. 2. Aufl. New York: Prentice-Hall, 1988.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
24

Peeters, A. Single-rail handshake circuits. Eindhoven, the Netherlands: A. Peeters, 1996.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
25

Kundu, Sandip. Nanoscale CMOS VLSI circuits: Design for manufacturability. New York: McGraw-Hill, 2010.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
26

Weste, Neil H. E. CMOS VLSI design: A circuits and systems perspective. 4. Aufl. Boston: Addison Wesley, 2011.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
27

Hsu, Yu-chin. Floor planning and global routing in an automated chip design system. Urbana, Ill. (1304 W. Springfield Ave., Urbana 61801-2987): Dept. of Computer Science, University of Illinois at Urbana-Champaign, 1987.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
28

Beerel, Peter A. A designer's guide to VLSI. New York: Cambridge University Press, 2010.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
29

Beerel, Peter A. A Designer's Guide to VLSI Devices. New York: Cambridge University Press, 2010.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
30

Beerel, Peter A. A Designer's Guide to Asynchronous VLSI. New York: Cambridge University Press, 2010.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
31

Uyemura, John P. Chip design for submicron VLSI: CMOS layout and simulation. Toronto: Thomson/Nelson, 2006.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
32

Uyemura, John P. Chip design for submicron VLSI: CMOS layout and simulation. Ottawa: Thomson, 2004.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
33

IEEE, VLSI Test Symposium (1992 Atlantic City N. J. ). Digest of papers: 1992 IEEE VLSLI Test Conference 10th anniversary, April 7-9, 1992, Bally's Park Place Casino Hotel, Atlantic City, New Jersey, USA : design, test, and appliction--ASICs and systems-on-a-chip. [New York]: Institute of Electrical and Electronics Engineers, 1992.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
34

Price, T. E. Introduction to VLSI technology. New York: Prentice Hall, 1994.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
35

Kraśniewski, Andrzej. Projektowanie samotestowalnych układów cyfrowych wielkiej skali integracji. Warszawa: Wydawnictwa Politechniki Warszawskiej, 1989.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
36

Horne, Douglas F. Microcircuit production technology. Bristol [Avon]: A. Hilger, 1986.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
37

Rubin, Steven. Computer aids for VLSI design. Reading, Mass: Addison-Wesley, 1987.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
38

Walker, Duncan Moore Henry. Yield simulation for integrated circuits. Boston: Kluwer Academic Publishers, 1987.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
39

Attia, John Okyere. PSPICE and MATLAB for electronics: An integrated appraoch. Boca Raton, Fla: CRC Press, 2002.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
40

Cheng, Kwang-Ting. Unified methods for VLSI simulation and test generation. Boston: Kluwer Academic Publishers, 1989.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
41

Brackenbury, Linda E. M. Design of VLSI systems -: A practical introduction. London: Macmillan, 1987.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
42

Wolf, Wayne Hendrix. Modern VLSI design: IP-based design. 4. Aufl. Upper Saddle River, NJ: Prentice Hall, 2008.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
43

Wolf, Wayne Hendrix. Modern VLSI design: System-onchip design. 3. Aufl. Upper Saddle River, NJ: Prentice Hall PTR, 2002.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
44

Pucknell, Douglas A. Basic VLSI design. 3. Aufl. Sydney: Prentice Hall, 1994.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
45

Wolf, Wayne Hendrix. Modern VLSI design: System-on-chip design. 3. Aufl. Upper Saddle River, N.J: Prentice Hall PTR, 2002.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
46

NASA Symposium on VLSI Design (3rd 1991 University of Idaho). 3rd NASA Symposium on VLSI Design: University of Idaho, Moscow, Idaho, October 30-31, 1991. [Moscow, Idaho: The University, 1991.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
47

International Symposium on Physical Design (1999 Monterey, Calif.). Proceedings, 1999 International Symposium on Physical Design: ISPD-99 : Monterey, CA, April 12-14, 1999. New York: Association for Computing Machinery, 1999.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
48

NASA Symposium on VLSI Design (4th 1992 University of Idaho). 4th NASA Symposium on VLSI Design: University of Idaho, Moscow, Idaho, October 29-30, 1992. [Moscow, Idaho: The University, 1992.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
49

Idaho), NASA SERC 1990 Symposium on VLSI Design (1st 1990 University of. NASA SERC 1990 Symposium on VLSI Design: University of Idaho, Moscow, Idaho, January 24, 1990. [Moscow: The University, 1990.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
50

Edinburgh Workshop on VLSI (1985). Formal aspects of VLSI design: Proceedings of the 1985 Edinburgh Workshop on VLSI, Edinburgh, Scotland, U.K. Herausgegeben von Milne George J. 1952- und Subrahmanyam P. A. Amsterdam: North Holland, 1986.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen

Zur Bibliographie