Bücher zum Thema „Integrated circuits Very large scale integration Design and construction Data processing“

Um die anderen Arten von Veröffentlichungen zu diesem Thema anzuzeigen, folgen Sie diesem Link: Integrated circuits Very large scale integration Design and construction Data processing.

Geben Sie eine Quelle nach APA, MLA, Chicago, Harvard und anderen Zitierweisen an

Wählen Sie eine Art der Quelle aus:

Machen Sie sich mit Top-50 Bücher für die Forschung zum Thema "Integrated circuits Very large scale integration Design and construction Data processing" bekannt.

Neben jedem Werk im Literaturverzeichnis ist die Option "Zur Bibliographie hinzufügen" verfügbar. Nutzen Sie sie, wird Ihre bibliographische Angabe des gewählten Werkes nach der nötigen Zitierweise (APA, MLA, Harvard, Chicago, Vancouver usw.) automatisch gestaltet.

Sie können auch den vollen Text der wissenschaftlichen Publikation im PDF-Format herunterladen und eine Online-Annotation der Arbeit lesen, wenn die relevanten Parameter in den Metadaten verfügbar sind.

Sehen Sie die Bücher für verschiedene Spezialgebieten durch und erstellen Sie Ihre Bibliographie auf korrekte Weise.

1

Rubin, Steven. Computer aids for VLSI design. Reading, Mass: Addison-Wesley, 1987.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
2

Walker, Duncan Moore Henry. Yield simulation for integrated circuits. Boston: Kluwer Academic Publishers, 1987.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
3

Brackenbury, Linda E. M. Design of VLSI systems -: A practical introduction. London: Macmillan, 1987.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
4

Wong, D. F. Simulated annealing for VLSI design. Boston: Kluwer Academic, 1988.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
5

Lengauer, Thomas. Combinatorial algorithms for integrated circuit layout. Chichester: Wiley, 1990.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
6

1958-, Leeser M., Brown G. 1960- und Cornell University. Mathematical Sciences Institute., Hrsg. Hardware specification, verification, and synthesis: Mathematical aspects : proceedings. Berlin: Springer-Verlag, 1990.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
7

Attia, John Okyere. PSPICE and MATLAB for electronics: An integrated appraoch. Boca Raton, Fla: CRC Press, 2002.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
8

Fabricius, Eugene D. Introduction to VLSI design. New York: McGraw-Hill, 1990.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
9

Advanced Research Working Conference on Correct Hardware Design Methodologies (1995 Frankfurt/Main, Germany). Correct hardware design and verification methods: IFIP WG 10.5 advanced research working conference, CHARME '95, Frankfurt/Main, Germany, October 2-4, 1995 : proceedings. Berlin: Springer, 1995.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
10

Holden, Tony. Knowledge based CAD and microelectronics. Amsterdam: North-Holland, 1987.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
11

Joobbani, Rostam. An artificial intelligence approach to VLSI routing. Boston: Kluwer Academic Publishers, 1986.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
12

Attia, John Okyere. PSPICE and MATLAB for electronics: An integrated approach. 2. Aufl. Boca Raton: CRC Press, 2010.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
13

Ravikumār, C. P. Parallel methods for VLSI layout design. Norwood, N.J: Ablex, 1996.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
14

Cornell University. Mathematical Sciences Institute. Workshop. Hardware specification, verification, and synthesis: Mathematical aspects : proceedings. Berlin: Springer-Verlag, 1990.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
15

Trimberger, Stephen. An introduction to CAD for VLSI. Boston: Kluwer Academic Publishers, 1987.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
16

Bellaouar, Abdellatif. Low-power digital VLSI design: Circuits and systems. Boston: Kluwer Academic Publishers, 1995.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
17

1959-, Nakhla Michel S., und Zhang Q. J, Hrsg. Modeling and simulation of high speed VLSI interconnects. Boston: Kluwer Academic Publishers, 1994.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
18

1937-, Ruehli A. E., Hrsg. Circuit analysis, simulation and design. Amsterdam: North-Holland, 1987.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
19

1937-, Ruehli A. E., Hrsg. Circuit analysis, simulation, and design: Part 1. Amsterdam: North-Holland, 1986.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
20

Smith, Stewart G. Serial-data computation. Boston: Kluwer Academic Publishers, 1988.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
21

International Workshop on Logic and Architecture Synthesis for Silicon Compilers (1988 Grenoble, France). Logic and architecture synthesis for silicon compilers: Proceedings of the International Workshop onLogic and Architecture Synthesis for Silicon Compilers held in Grenoble, France, 25-27 May, 1988. Amsterdam: North-Holland, 1989.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
22

International Workshop on Logic and Architecture Synthesis for Silicon Compilers (1988 Grenoble, France). Logic and architecture synthesis for silicon compilers: Proceedings of the International Workshop on Logic and Architecture Synthesis for Silicon Compilers held in Grenoble, France, 25-27 May, 1988. Amsterdam: North-Holland, 1989.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
23

International Conference on VLSI Design (8th 1995 New Delhi, India). Proceedings of the 8th International Conference on VLSI Design, January 4-7, 1995, New Delhi, India. Los Alamitos, Calif: IEEE Computer Society Press, 1995.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
24

Great, Lakes Symposium on VLSI (1st 1991 Kalamazoo Mich ). Proceedings, First Great Lakes Symposium on VLSI, March 1-2, 1991, Kalamazoo, Michigan. Los Alamitos, Calif: IEEE Computer Society Press, 1991.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
25

Lamb, Peter Russell. Object-oriented techniques for mixed-mode circuit simulation. Konstanz: Hartung-Gorre, 1991.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
26

McCalla, William J. Fundamentals of computer-aided circuit simulation. Boston: Kluwer Academic Publishers, 1987.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
27

Stok, Leon. Architectural synthesis and optimization of digital systems / door Leon Stok. Helmond [Netherlands]: Wibro Dissertatiedrukkerij, 1991.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
28

IFIP WG 10.5 Advanced Research Working Conference CHARME '95 (1995 Frankfurt/Main, Germany). Correct hardware design and verification methods: IFIP WG 10.5 advanced research working conference, CHARME '95, Frankfurt/Main, Germany, October 2-4, 1995 : proceedings. Berlin: Springer, 1995.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
29

Advanced Research Working Conference on Correct Hardware Design Methodologies (1995 Frankfurt/Main, Germany). Correct hardware design and verification methods: IFIP WG10.5 advanced research working conference, CHARME 9̕5, Frankfurt/Main, Germany, October 2-4, 1995 : proceedings. Berlin: Springer, 1995.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
30

Healey, Steven Thomas. Abstract partitioning and routing of logic networks for custom module generation. Urbana, Ill. (1304 W. Springfield Ave., Urbana 61801-2987): Dept. of Computer Science, University of Illinois at Urbana-Champaign, 1987.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
31

Bürgin, Felix. Low-power circuit architectures and clocking strategies for digital hearing aids. Konstanz: Hartung-Gorre, 2008.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
32

Golze, Ulrich. VLSI chip design with the hardware description language VERILOG: An introduction based on a large RISC processor design. Berlin: Springer, 1996.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
33

Hill, Fredrick J. Computer aided logical design with emphasis on VLSI. 4. Aufl. New York: Wiley, 1993.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
34

Fabricius, Eugene D. Introduction to VLSI design. New York: McGraw-Hill, 1990.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
35

Stroobandt, Dirk. A priori wire length estimates for digital design. Boston: Kluwer Academic Publishers, 2001.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
36

Leung, Steven S. ASIC system design with VHDL: A paradigm. Boston: Kluwer Academic Publishers, 1989.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
37

Anner, George E. Planar processing primer. New York, N.Y: Van Nostrand Reinhold, 1990.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
38

H, Meng Teresa, und Malik Sharad, Hrsg. Asynchronous circuit design for VLSI signal processing. Boston: Kluwer Academic, 1994.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
39

Castellano, Robert N. Semiconductor device processing: Technology trends in the VLSI era. Philadelphia, Pa., U.S.A: Gordon and Breach Science Publishers, 1993.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
40

1945-, Stroeve Pieter, und American Chemical Society. Division of Industrial and Engineering Chemistry., Hrsg. Integrated circuits: Chemical and physical processing : developed from the winter symposium. Washington, D.C: American Chemical Society, 1985.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
41

Kong, Jeong-Taek. Digital timing macromodeling for VLSI design verification. Boston: Kluwer Academic, 1995.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
42

Wassner, Jürgen. Data statistics and low-power digital VLSI. Konstanz: Hartung-Gorre, 2001.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
43

Minato, Shin-ichi. Binary decision diagrams and applications for VLSI CAD. Boston: Kluwer Academic Publishers, 1996.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
44

PATMOS 2002 (12th 2002 Seville, Spain). Integrated circuit design: Power and timing modeling, optimization and simulation ; 12th international workshop, PATMOS 2002, Seville, Spain, September 11-13, 2002 ; proceedings. Berlin: Springer, 2002.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
45

Chatterjee, Pallab. Legacy data: A structured methodology for device migration in DSM technology. Boston: Kluwer Academic Publishers, 2003.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
46

Devadas, Srinivas. Logic synthesis. New York: McGraw-Hill, 1994.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
47

McGeer, Patrick C. Integrating functional and temporal domains in logic design: The false path problem and its implications. Boston: Kluwer Academic, 1991.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
48

Maheshwari, Naresh. Timing analysis and optimization of sequential circuits. Boston, Mass: Kluwer Academic, 1999.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
49

Zobrist, George W. Progress in Computer Aided Vlsi Design: Implementations (Progress in Computer-Aided V L S I Design). Ablex Pub, 1990.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen
50

Zobrist, George W. Progress in Computer Aided Vlsi Design: Techniques (Progress in Computer-Aided V L S I Design). Ablex Publishing Corporation, 1990.

Den vollen Inhalt der Quelle finden
APA, Harvard, Vancouver, ISO und andere Zitierweisen

Zur Bibliographie