Zeitschriftenartikel zum Thema „Circuit booléen“
Geben Sie eine Quelle nach APA, MLA, Chicago, Harvard und anderen Zitierweisen an
Machen Sie sich mit Top-50 Zeitschriftenartikel für die Forschung zum Thema "Circuit booléen" bekannt.
Neben jedem Werk im Literaturverzeichnis ist die Option "Zur Bibliographie hinzufügen" verfügbar. Nutzen Sie sie, wird Ihre bibliographische Angabe des gewählten Werkes nach der nötigen Zitierweise (APA, MLA, Harvard, Chicago, Vancouver usw.) automatisch gestaltet.
Sie können auch den vollen Text der wissenschaftlichen Publikation im PDF-Format herunterladen und eine Online-Annotation der Arbeit lesen, wenn die relevanten Parameter in den Metadaten verfügbar sind.
Sehen Sie die Zeitschriftenartikel für verschiedene Spezialgebieten durch und erstellen Sie Ihre Bibliographie auf korrekte Weise.
Mokhtarnia, Hossein, Shahram Etemadi Borujeni und Mohammad Saeed Ehsani. „Automatic Test Pattern Generation Through Boolean Satisfiability for Testing Bridging Faults“. Journal of Circuits, Systems and Computers 28, Nr. 14 (20.02.2019): 1950240. http://dx.doi.org/10.1142/s0218126619502402.
Der volle Inhalt der QuelleMatrosova, Angela Yu, Victor A. Provkin und Valentina V. Andreeva. „Masking of Internal Nodes Faults Based on Applying of Incompletely Specified Boolean Functions“. Izvestiya of Saratov University. New Series. Series: Mathematics. Mechanics. Informatics 20, Nr. 4 (2020): 517–26. http://dx.doi.org/10.18500/1816-9791-2020-20-4-517-526.
Der volle Inhalt der QuelleLimaye, Nutan, Srikanth Srinivasan und Sébastien Tavenas. „Superpolynomial Lower Bounds Against Low-Depth Algebraic Circuits“. Communications of the ACM 67, Nr. 2 (25.01.2024): 101–8. http://dx.doi.org/10.1145/3611094.
Der volle Inhalt der QuelleBorodina, Yulia V. „Easily testable circuits in Zhegalkin basis in the case of constant faults of type “1” at gate outputs“. Discrete Mathematics and Applications 30, Nr. 5 (27.10.2020): 303–6. http://dx.doi.org/10.1515/dma-2020-0026.
Der volle Inhalt der QuelleAgrawal, Nishant. „Automatic Test Pattern Generation using Grover’s Algorithm“. International Journal for Research in Applied Science and Engineering Technology 9, Nr. VI (14.06.2021): 2373–79. http://dx.doi.org/10.22214/ijraset.2021.34837.
Der volle Inhalt der QuelleLi, Hongtao, Chunbiao Li, Zeshi Yuan, Wen Hu und Xiaochen Zhen. „A New Class of Chaotic Circuit with Logic Elements“. Journal of Circuits, Systems and Computers 24, Nr. 09 (27.08.2015): 1550136. http://dx.doi.org/10.1142/s0218126615501364.
Der volle Inhalt der QuellePrihozhy, Anatoly A. „Synthesis of quantum circuits based on incompletely specified functions and if-decision diagrams“. Journal of the Belarusian State University. Mathematics and Informatics, Nr. 3 (14.12.2021): 84–97. http://dx.doi.org/10.33581/2520-6508-2021-3-84-97.
Der volle Inhalt der QuelleYOUNES, AHMED. „REDUCING QUANTUM COST OF REVERSIBLE CIRCUITS FOR HOMOGENEOUS BOOLEAN FUNCTIONS“. Journal of Circuits, Systems and Computers 19, Nr. 07 (November 2010): 1423–34. http://dx.doi.org/10.1142/s0218126610006736.
Der volle Inhalt der QuelleHou, Yue Wei, Xin Xu, Wei Wang, Xiao Bo Tian und Hai Jun Liu. „Titanium Oxide Memristor Based Digital Encoder Circuit“. Applied Mechanics and Materials 644-650 (September 2014): 3430–33. http://dx.doi.org/10.4028/www.scientific.net/amm.644-650.3430.
Der volle Inhalt der QuelleBardales, Andrea C., Quynh Vo und Dmitry M. Kolpashchikov. „Singleton {NOT} and Doubleton {YES; NOT} Gates Act as Functionally Complete Sets in DNA-Integrated Computational Circuits“. Nanomaterials 14, Nr. 7 (28.03.2024): 600. http://dx.doi.org/10.3390/nano14070600.
Der volle Inhalt der QuellePopkov, Kirill A. „Lower bounds for lengths of single tests for Boolean circuits“. Discrete Mathematics and Applications 29, Nr. 1 (25.02.2019): 23–33. http://dx.doi.org/10.1515/dma-2019-0004.
Der volle Inhalt der QuelleMondal, Joyati, Bappaditya Mondal, Dipak Kumar Kole, Hafizur Rahaman und Debesh Kumar Das. „Boolean Difference Technique for Detecting All Missing Gate and Stuck-at Faults in Reversible Circuits“. Journal of Circuits, Systems and Computers 28, Nr. 12 (November 2019): 1950212. http://dx.doi.org/10.1142/s0218126619502128.
Der volle Inhalt der QuelleKhan, Wilayat, Farrukh Aslam Khan, Abdelouahid Derhab und Adi Alhudhaif. „CoCEC: An Automatic Combinational Circuit Equivalence Checker Based on the Interactive Theorem Prover“. Complexity 2021 (25.05.2021): 1–12. http://dx.doi.org/10.1155/2021/5525539.
Der volle Inhalt der QuelleROZUM, JORDAN C., und RÉKA ALBERT. „CONTROLLING THE CELL CYCLE RESTRICTION SWITCH ACROSS THE INFORMATION GRADIENT“. Advances in Complex Systems 22, Nr. 07n08 (November 2019): 1950020. http://dx.doi.org/10.1142/s0219525919500206.
Der volle Inhalt der QuelleRedkin, Nikolay P. „The generalized complexity of linear Boolean functions“. Discrete Mathematics and Applications 30, Nr. 1 (25.02.2020): 39–44. http://dx.doi.org/10.1515/dma-2020-0004.
Der volle Inhalt der QuelleLiu, Hui, Fukun Li und Yilin Fan. „Optimizing the Quantum Circuit for Solving Boolean Equations Based on Grover Search Algorithm“. Electronics 11, Nr. 15 (08.08.2022): 2467. http://dx.doi.org/10.3390/electronics11152467.
Der volle Inhalt der QuelleLozhkin, Sergei A., und Vadim S. Zizov. „Asymptotically sharp estimates for the area of multiplexers in the cellular circuit model“. Discrete Mathematics and Applications 34, Nr. 2 (01.04.2024): 103–15. http://dx.doi.org/10.1515/dma-2024-0009.
Der volle Inhalt der QuelleSteinbach, Bernd, und Christian Posthoff. „Compact XOR-bi-decomposition for lattices of Boolean functions“. Facta universitatis - series: Electronics and Energetics 31, Nr. 2 (2018): 223–40. http://dx.doi.org/10.2298/fuee1802223s.
Der volle Inhalt der QuelleSapozhnikov, Valeriy, Vladimir Sapozhnikov, Dmitriy Efanov und Dmitriy Pyvovarov. „Application of constant-weight code "1-out-if-5" for the organization of combinational circuits check“. Proceedings of Petersburg Transport University, Nr. 2 (20.06.2017): 307–19. http://dx.doi.org/10.20295/1815-588x-2017-2-307-319.
Der volle Inhalt der QuelleFan, Austen Z., Paraschos Koutris und Hangdong Zhao. „Tight Bounds of Circuits for Sum-Product Queries“. Proceedings of the ACM on Management of Data 2, Nr. 2 (10.05.2024): 1–20. http://dx.doi.org/10.1145/3651588.
Der volle Inhalt der QuelleEfanov, Dmitriy, und Eseniya Elina. „Study of algorithms for synthesis of self-checking digital devices based on Boolean correction of signals using weighted Bose – Lin codes“. Transport automation research 10, Nr. 1 (17.03.2024): 74–99. http://dx.doi.org/10.20295/2412-9186-2024-10-01-74-99.
Der volle Inhalt der QuelleRushdi, Ali Muhammad Ali, und Waleed Ahmad. „Digital Circuit Design Utilizing Equation Solving over ‘Big’ Boolean Algebras“. International Journal of Mathematical, Engineering and Management Sciences 3, Nr. 4 (01.12.2018): 404–28. http://dx.doi.org/10.33889/ijmems.2018.3.4-029.
Der volle Inhalt der QuelleYasmin, Rojoba, und Russell Deaton. „Logical computation with self-assembling electric circuits“. PLOS ONE 17, Nr. 12 (07.12.2022): e0278033. http://dx.doi.org/10.1371/journal.pone.0278033.
Der volle Inhalt der QuelleIllner, Petr, und Petr Kučera. „A Compiler for Weak Decomposable Negation Normal Form“. Proceedings of the AAAI Conference on Artificial Intelligence 38, Nr. 9 (24.03.2024): 10562–70. http://dx.doi.org/10.1609/aaai.v38i9.28926.
Der volle Inhalt der QuelleChen, Bor-Sen, Chih-Yuan Hsu und Jing-Jia Liou. „Robust Design of Biological Circuits: Evolutionary Systems Biology Approach“. Journal of Biomedicine and Biotechnology 2011 (2011): 1–14. http://dx.doi.org/10.1155/2011/304236.
Der volle Inhalt der QuelleBibilo, P. N., und V. I. Romanov. „Experimental Study of Algorithms for Minimization of Binary Decision Diagrams using Algebraic Representations of Cofactors“. Programmnaya Ingeneria 13, Nr. 2 (17.02.2022): 51–67. http://dx.doi.org/10.17587/prin.13.51-67.
Der volle Inhalt der QuelleBibilo, P. N. „Synthesis of Modular Multipliers“. Programmnaya Ingeneria 14, Nr. 8 (14.08.2023): 377–87. http://dx.doi.org/10.17587/prin.14.377-387.
Der volle Inhalt der QuelleBanik, Subhadeep, und Francesco Regazzoni. „Compact Circuits for Efficient Möbius Transform“. IACR Transactions on Cryptographic Hardware and Embedded Systems 2024, Nr. 2 (12.03.2024): 481–521. http://dx.doi.org/10.46586/tches.v2024.i2.481-521.
Der volle Inhalt der QuelleDatta, Rajesh Kumar. „CVM: Crossbar-based Circuit Verification through Modeling“. Indian Journal of VLSI Design 3, Nr. 2 (30.09.2023): 1–4. http://dx.doi.org/10.54105/ijvlsid.b1219.093223.
Der volle Inhalt der QuelleBach, Bao Gia, Akash Kundu, Tamal Acharya und Aritra Sarkar. „Visualizing Quantum Circuit Probability: Estimating Quantum State Complexity for Quantum Program Synthesis“. Entropy 25, Nr. 5 (07.05.2023): 763. http://dx.doi.org/10.3390/e25050763.
Der volle Inhalt der QuelleBerndt, Augusto André Souza, Brunno Abreu, Isac S. Campos, Bryan Lima, Mateus Grellert, Jonata T. Carvalho und Cristina Meinhardt. „CGP-based Logic Flow: Optimizing Accuracy and Size of Approximate Circuits“. Journal of Integrated Circuits and Systems 17, Nr. 1 (30.04.2022): 1–12. http://dx.doi.org/10.29292/jics.v17i1.546.
Der volle Inhalt der QuelleEfanov, D. V., und M. V. Zueva. „Modified Hamming Codes in Computing Devices Technical Diagnostic Systems“. Informacionnye Tehnologii 29, Nr. 1 (19.01.2023): 12–22. http://dx.doi.org/10.17587/it.29.12-22.
Der volle Inhalt der QuelleSeo, Jinyoung, Sungi Kim, Ha H. Park, Da Yeon Choi und Jwa-Min Nam. „Nano-bio-computing lipid nanotablet“. Science Advances 5, Nr. 2 (Februar 2019): eaau2124. http://dx.doi.org/10.1126/sciadv.aau2124.
Der volle Inhalt der QuelleWille, Robert, und Rolf Drechsler. „BDD-Based Synthesis of Reversible Logic“. International Journal of Applied Metaheuristic Computing 1, Nr. 4 (Oktober 2010): 25–41. http://dx.doi.org/10.4018/jamc.2010100102.
Der volle Inhalt der QuelleBIRGET, JEAN-CAMILLE. „FACTORIZATIONS OF THE THOMPSON–HIGMAN GROUPS, AND CIRCUIT COMPLEXITY“. International Journal of Algebra and Computation 18, Nr. 02 (März 2008): 285–320. http://dx.doi.org/10.1142/s0218196708004457.
Der volle Inhalt der QuelleAwwad, Mohamad. „FROM BOOLE’S LOGIC TO BOOLEAN APPLICATIONS IN COMPUTER SCIENCE“. Educational Discourse: collection of scientific papers, Nr. 32(4) (05.05.2021): 18–25. http://dx.doi.org/10.33930/ed.2019.5007.32(4)-2.
Der volle Inhalt der QuelleSuman, Dr J. V., und Nekkali Ramya. „Harnessing Tunnel Field-Effect Transistors for Boolean Function Implementation“. INTERANTIONAL JOURNAL OF SCIENTIFIC RESEARCH IN ENGINEERING AND MANAGEMENT 07, Nr. 12 (30.12.2023): 1–13. http://dx.doi.org/10.55041/ijsrem27821.
Der volle Inhalt der QuellePashukov, Artem. „Application of Weight-Based Sum Codes at the Synthesis of Circuits for Built-in Control by Boolean Complement Method“. Automation on transport 8, Nr. 1 (15.03.2022): 101–14. http://dx.doi.org/10.20295/2412-9186-2022-8-1-101-114.
Der volle Inhalt der QuelleElliott, Conal. „Timely Computation“. Proceedings of the ACM on Programming Languages 7, ICFP (30.08.2023): 895–919. http://dx.doi.org/10.1145/3607861.
Der volle Inhalt der QuelleDong, Zhekang, Donglian Qi, Yufei He, Zhao Xu, Xiaofang Hu und Shukai Duan. „Easily Cascaded Memristor-CMOS Hybrid Circuit for High-Efficiency Boolean Logic Implementation“. International Journal of Bifurcation and Chaos 28, Nr. 12 (November 2018): 1850149. http://dx.doi.org/10.1142/s0218127418501493.
Der volle Inhalt der QuelleBen-Festus, B. N., M. O. Osinowo und Ben Festus. „Design and Construction of a Digital Logic Training Module for Laboratory Experimentation“. International Journal of Research and Innovation in Applied Science VIII, Nr. VII (2023): 93–98. http://dx.doi.org/10.51584/ijrias.2023.8511.
Der volle Inhalt der QuelleK, Alice, und Surya K. „An instance of Satisfiability Problem learnt with Instance based, Decision trees, Naive Bayes“. Knowledge Transactions on Applied Machine Learning 01, Nr. 04 (20.09.2023): 21–30. http://dx.doi.org/10.59567/ktaml.v1.04.03.
Der volle Inhalt der QuelleRepe, Madhavi, und Sanjay Koli. „A Solution to VLSI: Digital Circuits Design in Quantum Dot Cellular Automata Technology“. International Journal of Electrical and Electronics Research 11, Nr. 3 (10.08.2023): 696–704. http://dx.doi.org/10.37391/ijeer.110309.
Der volle Inhalt der QuelleMukherjee, Shyamapada, und Suchismita Roy. „Via-Aware Dogleg Routing Using Boolean Satisfiability“. Journal of Circuits, Systems and Computers 26, Nr. 04 (06.12.2016): 1750064. http://dx.doi.org/10.1142/s0218126617500645.
Der volle Inhalt der QuelleConstantinides, G. A. „Rethinking arithmetic for deep neural networks“. Philosophical Transactions of the Royal Society A: Mathematical, Physical and Engineering Sciences 378, Nr. 2166 (20.01.2020): 20190051. http://dx.doi.org/10.1098/rsta.2019.0051.
Der volle Inhalt der Quellevon zur Gathen, Joachim, und Gadiel Seroussi. „Boolean circuits versus arithmetic circuits“. Information and Computation 91, Nr. 1 (März 1991): 142–54. http://dx.doi.org/10.1016/0890-5401(91)90078-g.
Der volle Inhalt der QuelleKumaresan, Raja Sekar, Marshal Raj und Lakshminarayanan Gopalakrishnan. „Design and implementation of a nano magnetic logic barrel shifter using beyond-CMOS technology“. Journal of Electrical Engineering 73, Nr. 1 (01.02.2022): 1–10. http://dx.doi.org/10.2478/jee-2022-0001.
Der volle Inhalt der QuelleRahman, M. Sazadur, Adib Nahiyan, Fahim Rahman, Saverio Fazzari, Kenneth Plaks, Farimah Farahmandi, Domenic Forte und Mark Tehranipoor. „Security Assessment of Dynamically Obfuscated Scan Chain Against Oracle-guided Attacks“. ACM Transactions on Design Automation of Electronic Systems 26, Nr. 4 (April 2021): 1–27. http://dx.doi.org/10.1145/3444960.
Der volle Inhalt der QuelleHoiriyah, Hoiriyah. „SIMULASI GERBANG DASAR LOGIKA DALAM APLIKASI“. Jurnal Teknik Informatika dan Elektro 2, Nr. 2 (21.11.2022): 01–08. http://dx.doi.org/10.55542/jurtie.v2i2.405.
Der volle Inhalt der QuelleTAYARI, MAHSHID, und MOHAMMAD ESHGHI. „DESIGN OF 3-INPUT REVERSIBLE PROGRAMMABLE LOGIC ARRAY“. Journal of Circuits, Systems and Computers 20, Nr. 02 (April 2011): 283–97. http://dx.doi.org/10.1142/s0218126611007256.
Der volle Inhalt der Quelle